
国产DSP_FPGA
文章平均质量分 84
深圳信迈科技DSP+ARM+FPGA
ARM |X86+FPGA+AI多核异构工业主板定制专家!研发、生产一体化,拥有自建5000平米产线和30+研发人员 。
展开
-
基于复旦微FMQL45T900 全国产ARM+FPGA核心板方案
该核心板将复旦微的 FMQL45T900(与 XILINX 的 XC7Z045-2FFG900I 兼容)的最小系统集成在了一个 87*117mm 的 核心板上,可以作为一个核心模块,进行功能性扩展,能够快速的搭 建起一个信号平台,方便用户进行产品开发。 PS 端缓存:1 组 DDR3 SDRAM,32 位,容量 1GByte; PL 端缓存:1 组 DDR3 SDRAM,64 位,容量 2GByte; FMC1:8 路 GTX,17 对 LVDS,28 路 PS MIO;原创 2023-05-29 19:04:55 · 3122 阅读 · 0 评论 -
基于复旦微 JFM7K325T 全国产FPGA的高速数据采集、图像处理方案
板卡具有 1 个 FMC(HPC)接口,1 路 PCIe x8 主机接口,板载 1 组 64 位 DDR3 SDRAM 大容量缓存、板卡支持 1 路 1000BASE-T 千兆以太网接口、板卡支持 4 路 RS422 接口,支持 GPIO 输入与输出。PCIE-XM711 是一款基于 PCIE 总线架构的高性能数据预处理 FMC载板,板卡采用复旦微的 JFM7K325T FPGA 作为实时处理器,实现 各个接口之间的互联。 对外供电:+12V/+VADJ 供电,供电功率≥15W;原创 2023-05-29 19:02:07 · 2688 阅读 · 2 评论 -
【国产虚拟仪器】基于FPGA+JESD204B 时钟双通道 6.4GSPS 高速数据采集模块设计(二)研究 JESD204B 链路建立与同步的过程
设备时钟,即转换器的采样时钟,逻辑器件的参考时钟,通常这两个时钟的频率。在实际应用中,最常采用的是第二种方式,即通过实现确定性。送端需使所有通道在某一“确定时刻”同时发送初始化通道对齐序列,接收端各。通道对应的接收缓冲器需在某一“确定时刻”同时释放所有通道数据。送端的“确定时刻”还是接收端的“确定时刻”计数单位都是帧时钟。冲器在释放所有通道的数据之前,各通道的数据已全部到达,所有通道中最大延。与发送端和接收端中的帧时钟、多帧时钟有关。建立、同步过程,接收端各通道的接收缓冲器缓存有效数据,在接收端所有通道。原创 2023-05-03 21:17:53 · 2811 阅读 · 0 评论 -
【国产虚拟仪器】基于FPGA+JESD204B 时钟双通道 6.4GSPS 高速数据采集模块设计(一)总体方案
案,由此分析数据存储需求及存储速度需求给出高速大容量数据存储方案,完成。个字节进行打包,帧时钟大小既可以通过字节时钟计算也可以通过串行线速率计。的工作时钟用于完成数据采样,解串及恢复,而且需要提供系统参考时。式的采集系统,其高频采样时钟不仅会送入采集内部电路用于驱动。位数据,由此可以通过串行线速率计算字节时钟频率,计算公式如。内部的数据接收、处理采用的主时钟正是该同步时钟。时钟系统可见帧时钟、多帧时钟等为设备时钟的衍生时钟,帧。时钟、多帧时钟等与设备时钟之间存在着一定的数值关系,图。原创 2023-05-02 21:33:32 · 2702 阅读 · 0 评论 -
【国产虚拟仪器】基于DSP+FPGA+ADS1282支持32Bit高精度数据采集方案(三)系统性能测试
电阻热噪声是由于导体内部的电子不规则运动造成的,电阻整体噪声由多种分量。热噪声的一个显著特点是与电阻材料无关,即在电阻。路中的噪声模型,其可等效于无噪声电阻并联一个电流噪声源,也可等效于无噪。是指输出信号中的均方根电压加上基频信号的各谐波分量的均方根电压与信号的。输入失调电压是随着温度的变化而变化的,这个变化。中的数据读出来,并判断是否与写入的数据一致。一般来说,电阻的阻值并不是固定不变的,它会随着温度的变化而发生微小的。电阻是一种噪声源,其严重程度取决于电阻值、温度、施加的电压和电阻类。原创 2023-04-28 18:30:56 · 1293 阅读 · 1 评论 -
【国产虚拟仪器】基于DSP+FPGA+ADS1282支持32Bit高精度数据采集方案(二)模拟电路设计
ADS1282 的输入是采用差分电压输入形式,差分输入最明显的优势在于其抗。器由一个全差分运算放大器构成,在此起到滤去高频噪声的功能。位保护后,直接输入到高精度的模数转换器的差分输入端。二极管的额定值时该箝位二极管可对输入进行钳位,实现电平保护的功能。由于差分信号的开关变化位于两个信号的交点,因而受工艺、一种方法使用的器件较多,不可避免的引入了更多的噪声,而第二种方法结构简。当调制器的输入超出满量程范围时,调制器将进入稳定的饱和状态,这时数字输。高电平,因此可通过检测该引脚的电平来判断输入是否超量程。原创 2023-04-28 09:34:47 · 2459 阅读 · 0 评论 -
【国产虚拟仪器】基于DSP+FPGA+ADS1282支持32Bit高精度数据采集方案(一)
累加,低电平不计数,另一路信号用作倒车信号,高电平脉冲递减,低电平不计。所处理的数据量较低层算法少,但算法的控制结构复杂,适于用运算速度高、寻。寄存器资源丰富和容量大的优点,适合于实现数据密集型的系统,并且可以进行。(2)芯片的规模越来越大,其单片逻辑门数量已达上千万门,能实现的功能。大类,一种侧重低成本应用,容量中等,性能可以满足一般的逻辑设计要求,如。本系统要求包括丰富的外设接口和高精度的数据采集,同时还具备强大的数。实时信号处理系统中,低层的信号预处理算法处理的数据量大,对处理速度。原创 2023-04-28 09:14:28 · 2544 阅读 · 0 评论 -
基于 DSP+FPGA+1553B总线的水下信息融合系统的设计
数据位,奇偶校验位,停止位等均可以通过编程进行设置。作,可以同时处理多个工作单元,可以实现数据的实时。性,通常采用不同的通信协议。接口,从而使得外围电路设计的难度大大减小,减少。硬件设计难度,且系统的可扩展性得到极大的提高。该芯片低成本,高性能,运算能力强、精度高。的属性进行分别的设置,也即每一路串口的波特率,收的停止位符合要求后,状态机将已转换为并行的数。状态,发送串行数据,并发送停止位;到对应的寄存器并通过总线收发不同地址中的数据,从而进行相应的数据处理。寄存器地址中,获取已经过串并转换的数据。原创 2023-04-16 15:09:52 · 1424 阅读 · 0 评论 -
基于国产 FPGA + DSP+1553B总线 的大气数据测量装置的设计与实现
的大气数据测量装置。和两路温度值,得到的压力值和温度值,可用来解算马赫数、静压、攻角、侧滑角、总。进行处理,然后采集转换为数字量信号,再将数字量信号解算成压力、温度值后,之后。量装置在采集控制信号下控制传感器组件采集信号,信号经采集、解算模块处理解算后。出的信号,并对信号做采集处理与解算。嵌入式大气测量系统由大气传感器组件、大气数据测量装置、控制系统组成。课题研究的大气数据测量装置将传感器组件与测量装置集成,传感器组件位于装置。接口向测量装置下发采集控制信号,测量装置根据采集控制信号控制传感器组件。原创 2023-04-10 09:22:38 · 2213 阅读 · 0 评论