【FPGA基础】嵌入式块RAM之 双端口RAM(dpram)上手

本文介绍了FPGA中的双端口RAM创建过程,通过IP核配置实现读写端口,并通过仿真测试验证其功能。详细解析了写入和读取过程的波形分析,强调了信号延迟和时序的重要性。

嵌入式存储器结构由一列列 M9K 存储器模块组成,通过对这些 M9K 存储器模块进行配置,可以实现各种存储器功能,例如: RAM移位寄存器ROM 以及 FIFO 缓冲器

一、创建 dpram IP 核

新建双端口 IP 核,并起名为dpram.v

在这里插入图片描述
在这里插入图片描述

在这里插入图片描述

注:对于单端口 RAM,读写操作共用端口 A 的地址,数据通过端口 A 写入和读出;对于本节使用的双端口RAM,则是一个读端口和一个写端口。

双端口 RAM 配置如下:

  • 使用方式设
评论
成就一亿技术人!
拼手气红包6.0元
还能输入1000个字符
 
红包 添加红包
表情包 插入表情
 条评论被折叠 查看
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

ReCclay

如果觉得不错,不妨请我喝杯咖啡

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值