- 博客(88)
- 收藏
- 关注
原创 【PLL】VCO:基础知识
振荡器振荡条件,品质因数、LC串联谐振、LC并联谐振、无源阻抗串并转换,负载品质因数;频率稳定性定义;电路噪声;Lesson噪声模型;FoM定义
2025-02-27 19:41:49
1056
原创 【PLL】相位检测器:电荷泵
电荷泵设计考虑:匹配、线性度、漏电流;相位噪声贡献;电荷泵设计流程单端电荷泵:漏极开关电荷泵、栅极开关电荷泵、源极开关电荷泵半差分电荷泵、全差分电荷泵MOS电容、累积可变电容差分转单端环路滤波器
2025-02-27 09:37:44
914
原创 【PLL】应用:频率综合器
频率合成器,直接频率合成,间接频率合成,整数N和DDFS混合结构,多环路PLL结构,分数锁相环,GSM收发机设计,建立时间和带宽,带内相位噪声,杂散、带外相位噪声
2025-02-18 11:01:48
928
原创 【PLL】杂散生成和调制
杂散产生和调制。杂散信号:窄带FM、单边带生成、杂散电平估计、周期调制确定性抖动、分频器和倍频器对杂散的影响。参考杂散:泄露电流、电流失配(电荷泵失配)、时序失配(PFD失配)
2025-01-31 15:13:43
1033
2
原创 【PLL】非线性响应——实用设计方面
;频率阶跃(type 1 和 type 2锁相环区别);状态变量模型;CPPLL两路控制理解;DPLL两路控制理解;CPPLL压摆率对锁定时间影响;PFD开启时间对环路的影响
2025-01-08 17:12:52
836
原创 【PLL】根据环路参数,计算零点、极点、相位裕度example
根据经验:3阶type 2 ,当 fu/fz=3;fp1/fu=4,相位裕度接近60°。一个3阶type 2 锁相环,
2024-12-30 10:58:20
347
原创 【PLL】高Q 带通滤波器特性example
假设1GHz,无分频器2阶 type 1PLL,开环增益G(s) fu=100 kHz,fp=400 kHz,PLL 在相位域中的 低通特性,可以视为频域的带通特性。假设1阶近似,输入相位的噪声传递函数是一个低通滤波器,
2024-12-26 18:52:18
175
原创 【PLL】锁相环线性化模型
PLL大信号瞬态响应,的小信号模型非线性模型:锁相环完全稳定的瞬态响应人们感兴趣PLL锁定之后的性能,所以关注【线性模型】
2024-12-24 19:33:26
975
原创 【ISSCC】2021,32.1
如果DDIT, n、PDDIT, n(U)的特征函数,即其傅里叶变换满足所属条件,则DPDS, n的m阶非线性项(DPDS,n)m具有恒定的期望值,而与DACC, n无关。如果DTC被调制使得其概率密度函数(PDF)是时不变的(TI),即使经历DTC的非线性,那么输出的期望值也是恒定的,这样就避免了分数杂散的生成。是一个关键问题,特别是对于需要宽带宽来抑制环形振荡器(RO)抖动的RO-DPLL。DTC的使用,会引入DTC的非线性,从而导致分数杂散。)的非线性而导致的分数杂散。电路的其他部分的非线性。
2024-11-26 19:44:42
788
空空如也
空空如也
TA创建的收藏夹 TA关注的收藏夹
TA关注的人