reg[0:3] 与reg[3:0] 流水灯

本文介绍了一种使用Verilog HDL实现流水灯控制的方法。具体包括:利用计数器进行0.2秒定时;通过移位寄存器改变LED显示状态;以及系统时钟与复位信号的处理。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

reg [0:3] led 当定义 led <= 4’b0001; 则复位的时候最右侧的灯先亮
reg [3:0] led 当定义 led <= 4’b0001; 则复位的时候最左侧的灯先亮
module flow_led(
    input               sys_clk  ,  //系统时钟
    input               sys_rst_n,  //系统复位,低电平有效
	 
    output  reg  [0:3]  led         //4个LED灯
    );

//reg define
reg [23:0] counter;

//*****************************************************
//**                    main code
//***************************************************** 
                                                                                                                                                                                                                         
//计数器对系统时钟计数,计时0.2秒
always @(posedge sys_clk or negedge sys_rst_n) begin
    if (!sys_rst_n)
        counter <= 24'd0;
    else if (counter < 24'd1000_0000)
        counter <= counter + 1'b1;
    else
        counter <= 24'd0;
end

//通过移位寄存器控制IO口的高低电平,从而改变LED的显示状态
always @(posedge sys_clk or negedge sys_rst_n) begin
    if (!sys_rst_n)
        led <= 4'b0001;
    else if(counter == 24'd1000_0000) 
        led[0:3] <= {led[3],led[0:2]};
    else
        led <= led;
end

endmodule 
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值