xilinx平台PL读写PS ddr

1,block design结构,我这里是4个模块需要同时读写ps端ddr
在这里插入图片描述
2,可以看到映射的地址4个master都是一样的
在这里插入图片描述

3,模块端操作读写ddr的axi总线为自动生成的ip
在这里插入图片描述
在这里插入图片描述
在这里插入图片描述
这里位宽只能选择32bit,实际我们需要64bit。没关系,虽然选不了但是代码宏定义直接改就行了。详见“5、调试过程中遇到的问题一”

4,生成的代码自己添加如下信号,我这里只有写没有读,最后接口如下:
在这里插入图片描述
在这里插入图片描述
在这里插入图片描述

5,调试过程中遇到的问题一:偶地址能写进去,奇地址写不进去
原因是axi总线位宽为32bit,而ddr burst为8字节64bit
把axi总线改为64bit后读写ok。
在这里插入图片描述
在这里插入图片描述

6,调试过程中遇到的问题二:
vitis用freertos,读pl写的ddr数据没刷新,读不到。
解决办法是ps每次在读ddr之前加Xil_DCacheInvalidateRange函数,每次读前先刷新一下缓存
在这里插入图片描述

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值