//代码引用正点原子
assign start_flag = uart_rxd_d1 & (~uart_rxd_d0);
always @(posedge sys_clk or negedge sys_rst_n) begin
if (!sys_rst_n) begin
uart_rxd_d0 <= 1'b0;
uart_rxd_d1 <= 1'b0;
end
else begin
uart_rxd_d0 <= uart_rxd;
uart_rxd_d1 <= uart_rxd_d0;
end
end
检测 uart_rxd下降沿的一种方法,但是条件是 uart_rxd的低电平要持续到下一个CLK的上升沿才行。之后start_flag会在 uart_rxd下降沿到来后的下一个上升沿(也就是离 uart_rxd最近的时钟上升沿)变成高电平,并且持续一个时钟周期(本来start_flag是低电平),之后变成低电平。
这种方法特别适合在串口通讯中使用,因为一般而言,串口通信速率远远小于FPGA的系统时钟速度(50MHz)。
UART下降沿检测方法
本文介绍了一种在FPGA中检测UART信号下降沿的方法,通过使用双触发器和时钟同步技术,确保了下降沿被正确捕捉。此方法适用于串口通信速率远低于FPGA系统时钟的情况。
1305

被折叠的 条评论
为什么被折叠?



