FPGA设计:从Altera EP5CSEMA5F31C6到URISC处理器案例分析
1. Altera EP5CSEMA5F31C6概述
Altera的设计方法中,宽总线具有重要价值,因为在位片操作中,不仅要处理单比特数据,通常还需将16 - 32位的宽数据向量移动到下一个处理模块。Altera的EP5CSEMA5F31C6设备常用于相关项目。
该设备的命名规则如下:
| 部分 | 含义 |
| ---- | ---- |
| 最后一位数字6 | 速度等级6(数值越低速度越快) |
| 倒数第二位 | 商业温度范围0 - 85摄氏度 |
| 倒数第三位及相关 | 896引脚的封装 |
| 再往前 | 封装类型为FineLine BGA |
| 更前部分 | LEs相关 |
| 最前面 | 设备家族为Cyclone V SE |
可以使用Altera提供的软件,以Cyclone V设备EP5CSEMA5F31C6为目标进行设计。基于网络的Quartus软件是一个完整的集成系统,包含VHDL和Verilog编辑器、综合器、时序评估和位流生成器,可从www.altera.com免费下载。网络版本的唯一限制通常是并非支持每个设备的所有封装类型和速度等级,但原型开发板上的设备通常可由这些基于免费网络许可证的工具支持。由于所有示例都有VHDL和Verilog版本,也可以使用较旧的软件版本或模拟器。
2. EP5CSEMA5F31C6的逻辑资源
EP5CSEMA5F31C6是Altera Cyclone V家族的成员。该设备有80行和88列的逻辑阵列块(LAB),每10
超级会员免费看
订阅专栏 解锁全文
7178

被折叠的 条评论
为什么被折叠?



