FPGA开发板通信与结构详解
1. 音频编解码器与通信协议
1.1 音频编解码器
DE1 SoC板上采用Wolfson WM8731音频编解码器,ZyBo板则使用Analog Device SSM2603。这两款均为24位立体声ADC和DAC,采样率可在8 - 96kHz间编程设定。两块开发板都配备标准3.5mm立体声音频接口,能直接连接音频信号至编解码器。其配置与数据传输借助串行I2C通信协议完成,可对设备状态寄存器进行设置,涵盖采样率、数据格式(16/24/32位;立体声/单声道)以及输入增益等参数。
1.2 通信协议概述
当下嵌入式系统中,多种低速和高速通信协议广泛应用,开发板支持常见的协议格式:
- 低速协议 :如UART、CAN、I2C、PS2、SPI和红外发射器/接收器等,因数据速率不高且协议相对简单,多数协议处理可利用FPGA片上资源实现。
- 高速协议 :像USB 1/2/3或10/100/1000 Mbits/s以太网,除需特殊的电气或光连接器外,还需更复杂的(帧)处理,通常由外部物理IC(PHY)完成。ARM Cortex A9芯片通过定制IP支持多种标准,包括2×SPI、2× I2C、2×CAN、2×UART、2×USB和2×以太网。不过,采用56引脚复用I/O(MIO)连接这些IP模块,在一个系统配置中往往一次仅能连接两个到I/O引脚。
1.3 重要通信协议详解
1.3.1 以太网通信
以太网通信在局域网(LAN)技术中应用广泛,开发板支持10 Mbit/s(10Ba
超级会员免费看
订阅专栏 解锁全文
1473

被折叠的 条评论
为什么被折叠?



