47、时钟分配网络中光互连与电互连的对比及VLSI电路互连效应能耗分析

时钟分配网络中光互连与电互连的对比及VLSI电路互连效应能耗分析

1. 数字传输中的纠错技术

在许多数字传输和存储系统里,常常会运用前向纠错(FEC)技术来纠正数据在传输、存储或检索过程中出现的错误。维特比算法(Viterbi Algorithm)就属于一类被称为卷积码的FEC技术,它在无线通信、数字移动电话、数字电视广播、CD - ROM以及磁盘等众多领域都有广泛的应用。

维特比解码器的基本原理是在依次执行编码器相反操作的同时,最大化接收到的向量与可能码字表之间的相关性,其工作方式是找出解码序列的最大似然值。

维特比解码器设计的质量主要由三个标准来衡量:
- 编码增益 :高编码增益能降低数据传输的错误概率。
- 吞吐量 :对于高速应用而言,高吞吐量是必不可少的。
- 功耗 :由于维特比解码器常常被应用于依靠电池供电的通信系统中,所以降低功耗是必须要考虑的因素。

为了降低维特比解码器的功耗,研究人员进行了多方面的尝试,这些研究活动大致可以分为以下两类:
- 第一类 :基于特定的电路优化策略,例如通过优化电路结构和信号处理方式,减少不必要的功耗。
- 第二类 :采用编码方案来减少总转换次数,并避免相邻线路出现相反的转换。

2. VLSI电路互连效应能耗分析

在VLSI电路中,互连的研究正逐渐成为一个关键问题。随着微电子电路技术的发展,晶体管密度、金属化层数、时钟频率以及芯片的功耗都在

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值