FPGA资源之LUT


一、CLB资源简介

  Xilinx 7的FPGA可编程逻辑资源为CLB(Configurable Logic Block)
  下图白色高亮为CLB资源:
  在Xilinx的FPGA中,这样的CLB资源有很多个,组成可编程逻辑阵列;
在这里插入图片描述
  我们看到在CLB资源中,还有两个区域如下图:
  这些资源统称为SLICE,一个CLB中有两个SLICE,当然这两个SLICE片在名字与功能上也是有区别的;
  绿色(SLICEM),黄色(SLICEL)
  SLICEM的功能更偏向与组成DRAM(Distributed RAM,分布式RAM),SLICEL更偏向实现组合逻辑;
在这里插入图片描述
  每一个SLICE中,有以下的资源,4个LUT(Look Up Table,查找表)、3个MUX(多路选择器)、1个CARRY(进位单元)和8个DFF(触发器);
  其中一个SLICE中的MUX共3个,有2个是F7MUX(7输入多路选择器)1个是F8MUX(8输入多路选择器);
在这里插入图片描述在这里插入图片描述
  通过SLICE片中各个单元的组合、SLICE与SLICE之间的组合和CLB之间的组合,我们就能实现各种功能;

二、LUT查找表资源(SLICEM、SLICEL)

  LUT(Look Up Table)资源是FPGA中比较重要的一个资源,LUT资源也是构建组合逻辑的基本单元,可以说LUT资源越多,我们能够实现的功能就越复杂;
  在FPGA中的LUT分为两种,分别是SLICEM中的LUT和SLICEL中的LUT;
SLICEM中的LUT资源如下:
在这里插入图片描述
SLICEL中的LUT资源如下:
在这里插入图片描述
  这两种LUT资源之间最直观的区别是前者比后者多出了更多信号线;
  这是因为SLICEM中的LUT资源多了移位逻辑,它既可以当作普通的LUT使用,也可以通过多块LUT组合成分布式RAM或ROM(Distributed RAM/ROM);

三、LUT资源

3.1 LUT资源工作原理

  通过LUT资源我们可以实现不同组合逻辑,这是因为LUT本质上就是一个小RAM,我们以查找表资源来讲,这里的表其实就是实现的组合逻辑的真值表,而这个真值表则存储于LUT中;
  例:通过LUT2实现A&B逻辑
真值表:
在这里插入图片描述
  我们将上面真值表中的A与B看做地址线,O看做RAM中的初值;
  则LUT2资源如下:
在这里插入图片描述
  LUT2的初始化值为4’b1000(十六进制:0x08)
  当A = 1’b1 B = 1’b1 时,则此时寻址的是RAM的最高位,也就是1;

3.2 LUT资源内部结构

  在3.1节中,我们提到LUT本身就是一个RAM,以3.1节中LUT2的例子,其内部结构的简化图如下:
在这里插入图片描述

  最左侧为提前写入LUT资源的数据配置;
  通过上述例子,我们还能拓展出LUT4、LUT6的结构图;

3.3 LUT功能的拓展

  在FPGA中,若仅通过配置LUT资源的配置,是很难实现更多复杂应用的,因为LUT资源的功能有限,此时就需要一些其他资源来与LUT配合,拓展LUT资源的功能;
在这里插入图片描述

  上图是Xilinx家FPGA的SLICE内部结构,我们主要观察上图中,LUT6的输出,其分别接到了MUX、CARRY上,当然也可以将LUT资源直接输出;
  这些信号最终在CLICE输出的MUX上汇总;
在这里插入图片描述

  通过这一操作,我们可以拓展LUT6的功能,如通过两个LUT6与一个MUX实现LUT7,或者LUT6与CARRY组合,实现计算等等;
  以下给出在工具进行综合后,MUX8与LUT6组合的实现(绿色)在这里插入图片描述

3.4 LUT硬件原语

  在大多数情况下,我们只需用Verilog描述好电路逻辑,然后将其丢给编译器,进行分析综合,编译器就能自动将电路转换好,我们无需关注LUT资源的分配;但在某些情况下,我们需要直接例化LUT资源时,需要用到硬件原语;
  以Xilinx的FPGA中LUT6资源为例,其原语如下:

LUT6 #(
   .INIT(64'h0000000000000000)  // Logic function
)
LUT6_inst (
   .O(O),   // 1-bit output: LUT
   .I0(I0), // 1-bit input: LUT
   .I1(I1), // 1-bit input: LUT
   .I2(I2), // 1-bit input: LUT
   .I3(I3), // 1-bit input: LUT
   .I4(I4), // 1-bit input: LUT
   .I5(I5)  // 1-bit input: LUT
);

INIT: 提前写入LUT6的值;
I0~I5: LUT6寻址线;
O: LUT6寻址输出;
真值表:
在这里插入图片描述
在这里插入图片描述
在这里插入图片描述
在这里插入图片描述
例:例化LUT6实现与非门(~(a&b))
  根据与非门,我们得到以下真值表
在这里插入图片描述
  假设我们把LUT6的I0作为信号b,I1作为信号a,I2~I5作为保留位(默认为1),则真值表可以拓展为;
在这里插入图片描述
则需要初始化的值为
  第60位:1’b1
  第61位:1’b1
  第62位:1’b1
  第63位:1’b0
最终INIT值为64’h7000000000000000
则Verilog如下:

module nand(
    input  wire   a,
    input  wire   b,
    output wire   o
);

LUT6 #(
   .INIT(64'h7000000000000000)  // Logic function
)
LUT6_inst0 (
   .O(o),   // 1-bit output: LUT
   .I0(b), // 1-bit input: LUT
   .I1(a), // 1-bit input: LUT
   .I2(1'b1), // 1-bit input: LUT
   .I3(1'b1), // 1-bit input: LUT
   .I4(1'b1), // 1-bit input: LUT
   .I5(1'b1)  // 1-bit input: LUT
);

endmodule

### 优化 FPGA 设计节约 LUT 资源的最佳实践 在 FPGA 设计中,LUT(Lookup Table)作为核心逻辑资源之一,其高效利用直接影响整体设计的性能和面积。以下是几种常见的最佳实践用于优化 FPGALUT 使用: #### 1. **简化布尔表达式** 通过手动或工具辅助的方式对 HDL 代码中的复杂布尔表达式进行化简,可以显著减少所需的 LUT 数量。例如,在 Verilog 或 VHDL 中避免使用过多的嵌套条件语句或复杂的算术运算[^1]。 ```verilog // 原始代码可能需要更多的 LUTs assign output = (a & b) | (~c); // 经过化简后的版本可能会更优 assign output = a ? b : ~c; ``` #### 2. **合理分配寄存器与组合逻辑** 尽量将部分组合逻辑移至寄存器级联结构中处理,这样不仅可以降低单一时钟周期内的逻辑深度,还能有效节省 LUT 资源[^4]。此外,适当引入流水线技术也能缓解关键路径上的压力。 #### 3. **资源共享策略** 对于重复出现的功能模块,比如乘法器或其他数值计算单元,尝试共享这些硬件实例而不是每次都独立创建新的副本。这种方法特别适合那些参数固定不变的应用场景[^2]。 #### 4. **状态机编码方式的选择** 选择合适的有限状态机(FSM) 编码方案也会影响最终消耗多少个 LUT 单元。通常情况下,默认二进制编码较灰度编码更加紧凑但也更容易受到毛刺干扰的影响;因此需根据具体应用场景做出折衷决定[^4]。 #### 5. **ROM/RAM 推荐替代 ROM 表格查找** 当面对大容量只读数据表查询需求时,建议改用分布式 RAM 来代替传统意义上的纯组合型 ROM 实现方法,因为前者往往能够带来更好的综合效果以及更低功耗表现[^3]。 ```verilog reg [7:0] rom_data[0:255]; always @(address) begin data_out <= rom_data[address]; // 利用 BRAM/Distributed RAM 替代全组合 ROM 查找 end ``` #### 6. **避免不必要的位宽扩展** 注意观察信号传递过程中是否存在无意义的数据宽度增长现象,并及时截断多余的部分以防止后续阶段产生额外开销。 ---
评论 2
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

PPRAM

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值