[Verilog] fancytimer -- HDLBits Solution

本文介绍了一个名为 FancyTimer 的 HDL (硬件描述语言) 设计解决方案。该设计包含多个模块,如状态机 FSM、计数器 C1000 和移位寄存器 SCSC1,用于实现复杂的定时功能。通过同步复位和输入数据信号控制计数过程,并通过输出信号报告计数完成的状态。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

fancytimer -- HDLBits Solution

Talk is cheap, show me the code :

module top_module (
    input clk,
    input reset,      // Synchronous reset
    input data,
    output [3:0] count,
    output counting,
    output done,
    input ack );
    wire shift_ena,done_counting,count_ena;
    wire [9:0] q;
    fsm f1(clk,reset,data,shift_ena,counting,done_counting,done,ack);
    sc sc1(clk,shift_ena,count_ena,data,count);
    c1000 c1(clk,reset||!counting,q,count_ena);
    assign done_counting= count_ena&&count==0;

endmodule

module c1000 (
    input clk,
    input reset,
    output [9:0] q,
    output co);
    
    always@(posedge clk)
        q<=reset|co?0:q+1;
    assign co= q==999;

endmodule

module sc (
    input clk,
    input shift_ena,
    input count_ena,
    input data,
    output [3:0] q);
    
    always@(posedge clk)begin
        if(shift_ena)
            q<={q[2:0],data};
        if(count_ena)
            q<=q-1;
    end

endmodule

module fsm (
    input clk,
    input reset,      // Synchronous reset
    input data,
    output shift_ena,
    output counting,
    input done_counting,
    output done,
    input ack );
    wire start_counting;
    r1101 i(clk,reset||s!=0,data,shift_ena,start_counting);
    reg [1:0] s;
    parameter Count=1,Wait=2;
    always@(posedge clk)begin
        if(reset)
            s<=0;
        else begin
            case(s)
                0:
                    s<=start_counting?Count:0;
                Count:
                    s<=done_counting?Wait:Count;
                Wait:
                    s<=ack?0:Wait;
                default:
                    s<=s;
            endcase
        end
    end
    assign counting= s==Count;
    assign done= s==Wait;

endmodule

module r1101 (
    input clk,
    input reset,      // Synchronous reset
    input data,
    output shift_ena,
    output start_counting);
    
    reg [2:0] s;
    parameter S=0,S1=1,S11=2,S110=3,S1101=4;
    always@(posedge clk)begin
        if(reset)
            s<=0;
        else begin
            case(s)
                S:
                    s<=data?S1:S;
                S1:
                    s<=data?S11:S;
                S11:
                    s<=data?S11:S110;
                S110:
                    s<=data?S1101:S;
             //   S1101:
             //       s<=s;
                default:
                    s<=s+1;
            endcase
        end
    end
    assign shift_ena= s[2];
    assign start_counting= s==7;

endmodule

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

乌托邦的乌班图

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值