
FIFO架构专栏
文章平均质量分 62
掌握FIFO设计与应用能力,并且能够使用FIFO进行架构设计
第二层皮-合肥
知识在于积累,分享也是总结。
优快云签约博主,曾在合肥科大讯飞、国科天迅、新华三集团就任硬件及FPGA工程师。主要分享数十年来的学习及工作经验。合作请私信
展开
-
FIFO架构专题-注释要求
良好的代码需要良好的注释不要根据波形写代码,而是根据逻辑写代码。原创 2024-11-20 20:33:52 · 329 阅读 · 0 评论 -
FIFO架构专题-拼接方案及FIFO读清案例
这里就用个一个很重要的技巧,拼接技巧。我们将写信号的sop和eop信号与报文拼在一起,如果第一个是则上图四个数据分别为 10 00000001,00 00000002, 00 00000003 ,01 0000 0004。 这样就很容易传递报文开始和节数信息原创 2024-11-20 20:08:35 · 413 阅读 · 0 评论 -
FIFO架构专题-读写隔离
读控制和写控制是独立的,他们之间除了用FIFO交流信息外,不能有任何信息传递,不能根据FIFO的读状态或者读出的数据来决定写行为,也不能根据FIFO的写状态和写的数据来决定读行为。可以认为两个独立的设计。原创 2024-11-19 20:40:42 · 300 阅读 · 0 评论 -
FIFO架构专题-异步FIFO及信号
同步FIFO:读时钟和写时钟都相同的FIFO。同步FIFO内部没有异步处理,因此结构简单,资源占用较少。异步FIFO:读时钟和写时钟可以不同的FIFO。异步FIFO内部有专门的异步处理电路,处理读和写信号的交互(打两拍之类的电路),因为异步FIFO结构复杂,占用资源较大。原创 2024-11-19 20:12:55 · 803 阅读 · 0 评论 -
FIFO架构专题-FIFO是什么
FIFO是一种数据缓存器,它与普通存储器的区别是没有外部读写地址线,这样使用起来非常简单,但缺点就是只能顺序写入数据,顺序读出数据,其数据地址由内部读写指针自动加1完成,不能像普通存储器那样可以由地址线决定读取或写入某个指定的地址本质上是RAM,先进先出,与RAM和ROM不同,FIFO没有外部读写地址线,数据通过内部指针自动管理,简化了使用过程但限制了随机访问能力控制数据写入FIFO的使能信号。原创 2024-11-18 20:29:13 · 99 阅读 · 0 评论