DDR 设计

目录

原理图设计

HP

DQ引脚

系统时钟

DDR带宽利用率


原理图设计

FPGA需要check DDR3引脚分配是否正确。

HP

DDR3建议选用HP bank,HR也可以。K系列以上有HP,A系列只有HR, 没有HP.

DDR4只能用HP bank,貌似因为DCI...

DQ引脚

数据位宽在首页选定,可用多个DDR颗粒拼宽度,共用地址控制线,由一个控制器控制。

8个一组,如下图所示,点击默认的Restore Default.

系统时钟

1、system  clock  需要借外部时钟,不能使用内部时钟;

     差分或no buffer都可以,no buffer需要自己对外部差分时钟做IBUFDS转换。

     外部时钟约束要自己手动写在工程的xdc中,而不是IP自带的xdc。

2、对于多个mig,若在器件的同一侧(同一column),则可共用一个外部时钟作为system  clock。 

3、 reference clock,可以通过内部产生,用于IDELAYCTRL校正phaser。

DDR带宽利用率

按地址连续存储,效率较高;随机地址存取效率比较低。

使读写效率降低的主要原因有:同Bank行切换、读写切换、IP核Bank管理方式。

故可采取以下方式提高DDR3带宽利用率:

  1. 降低读写切换的频率
评论
成就一亿技术人!
拼手气红包6.0元
还能输入1000个字符
 
红包 添加红包
表情包 插入表情
 条评论被折叠 查看
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值