1.新建文件夹命名的decoder3x8
2新建一个工程,点击输入框,输入代码
module decoder3x8(din,en,dout,ex);
input [2:0] din;
input en;
output [7:0] dout;
output ex;
reg [7:0] dout;
reg ex;
always @(din or en)
if(en)
begin
dout=8’b1111_1111;
ex=1’b1;
end
else
begin
case(din)
3’b000:begin
dout=8’b1111_1110;
ex=1’b0;
end
3’b001:begin
dout=8’b1111_1101;
ex=1’b0;
end
3’b010:begin
dout=8’b1111_1011;
ex=1’b0;
end
3’b011:begin
dout=8’b1111_0111;
ex=1’b0;
end
3’b100:begin
dout=8’b1110_1111;
ex=1’b0;
end
3’b101:begin
dout=8’b1101_1111;
ex=1’b0;
end
3’b110:begin
dout=8’b1011_1111;
ex=1’b0;
end
3’b111:begin
dout=8’b0111_1111;
ex=1’b0;
end
default:begin
dout=8’b1111_1111;
ex=1’b0;
end
endcase
end
endmodule
3.点击运行按钮,开始运行检查错

4.全部正确后,改变仿真途径为modelsim开始进行联合仿真

5.改变波长数值导出结果

6.视频链接:https://www.bilibili.com/video/BV1Hw411Z7gW?share_source=copy_web
本文介绍了如何使用Verilog语言编写一个3输入8输出的译码器模块,名为decoder3x8。在该模块中,当使能信号'en'为高时,输出全为1,否则根据3位输入'din'的不同值,输出不同的8位二进制数。完成代码编写后,进行了错误检查和模型仿真,并提供了仿真设置及结果导出的步骤。
724

被折叠的 条评论
为什么被折叠?



