基于FGMOS阈值门的低功耗数字设计
在当今的数字电路设计领域,低功耗设计是一个至关重要的研究方向。它不仅能够延长电池供电设备的续航时间,还能降低散热需求,提高系统的稳定性和可靠性。本文将深入探讨基于FGMOS阈值门的低功耗数字设计,涵盖64位加法器、νMOS压缩机设计以及排序网络等方面。
1. 64位加法器设计对比
为了验证基于阈值门(TG)的设计方案,我们将其与传统设计进行了对比。传统设计采用NAND门实现BCLA的两级结构,且使用相同的工艺制程。
| 设计类型 | 最坏情况延迟 | 50 MHz功率消耗 | 频率依赖性 |
|---|---|---|---|
| 传统设计 | 超过11 ns | 与TG实现相同 | 非常依赖频率 |
| TG实现 | - | - | 功耗与频率独立性强 |
从对比结果可以看出,传统设计的最坏情况延迟较长,且功耗对频率非常敏感,而TG实现的功耗与频率的独立性较强。
2. νMOS压缩机设计
在高性能并行乘法器的设计中,部分积缩减电路(压缩机)起着关键作用。这里主要关注基于νMOS电路实现的阈值门(TG)压缩机设计。
超级会员免费看
订阅专栏 解锁全文
31

被折叠的 条评论
为什么被折叠?



