
交换接口
文章平均质量分 90
Be Legendary-CGK
一名在职场摸爬滚打5年的硬件工程师,熟悉X86/ARM/FPGA硬件设计开发,熟练应用Verilog HDL语言进行CPLD设计。
展开
-
光模块基础知识
光模块是光收发模块的简称,主要根据不同的外型来区分,而在同一外型中,又有着多种规格;在数据通信领域,最常见的光模块(根据外型区分)分别是SFF、GBIC、SFP、和XFP、QSFP 、XENPAK和X2光模块,其中SFF、GBIC、XENPAK和X2都是比较早期的标准,已经逐步被QSFP、SFP所取代。饱和光功率值:指光模块接收端最大可以探测到的光功率,当接收光功率大于饱和光功率的时候会导致误码产生,甚至造成接收电路的损坏,因此对于发射光功率大的光模块需要考虑是否要额外增加衰减。单模,超长距离光纤。原创 2024-11-12 22:15:44 · 1247 阅读 · 0 评论 -
交换接口之RGMII接口
但是,目前我们使用的芯片的RGMII接口均使用的2.5V的CMOS接口,使用该信号电平时,其发送和接收的电平参数应满足RGMII V1.3a的规范标准,下表给出了当RGMII接口工作与2.5V的CMOS接口时,应满足的电平参数指标。对于RGMII接口,在信号的发送端,时钟和数据是同时变化,但在数据的接收端,数据在时钟的上升或下降沿采样,故要求在PCB布线时,CLK信号要比数据信号多引入大于1.5ns,小于2ns的时延。接收控制信号在上升沿时代表的含义为RXDV,在下降沿时代表的含义为RXERR。原创 2024-11-03 21:22:07 · 2308 阅读 · 0 评论 -
交换接口之MII接口
针对使用MII接口连接器的情况,从MII母头连接器到PHY端,每跟双绞线的传输延迟不能超过2.5ns(其测量频率为25MHz).双绞线对之间的传输延迟不能超过0.1ns.每根导线的直流电阻不能超过150m Ω(包括MII连接器的接触电阻).每根双绞线的单端特性阻抗控制在68 Ω ± 10%.推荐使用0.32 mm (28 AWG)的导线.推荐用来传输RX_CLK 和TX_CLK信号的双绞线处于MII接口连接线缆的中间.。当TX_EN和TX_ER都无效情况下,TXD上信号是无效的。原创 2024-10-23 22:47:19 · 1439 阅读 · 0 评论 -
交换接口之XFP接口
附录包括XFP模块的参考设计模型,测试模型,差分线参数测试,JITTER测试模型,最优VIA设计,模块热测试。组织定义了用于数据通信和电信的10Gbps串行收发器标准,该组织由数据通信行业和电信行业中处于领先地位的网络公司、系统公司、光模块公司、半导体公司以及连接器公司组成。鉴于信号均在接收端测试的原则,给出TD±(测试点B),RD±(测试点D)的测试指标,如下。在万兆以太网的应用中,采用64B/66B编码,信号速率为10.3125G/S,有效带宽为10G/S,双工的总带宽为20G。原创 2024-11-05 21:45:14 · 1841 阅读 · 0 评论 -
交换接口之S3MII接口
S3MII接口是SMII接口的一种可选形式,主要使用与MAC与PHY之间的连线较长的情况(信号时延大于1ns)。在S3MII接口的模式下,增加了4根信号线RX_CLK ,RX_SYNC和TX_CLK ,TX_SYNC加入以替代SYNC信号。S3MII 接口工作频率最高为125MHz ,数据通路为1位并行通路,由于S3MII接口上传送的信号包含控制与状态信息,故信号带宽最高为125* 1*80%=100Mbps。S3MII接口可向下兼容,S3MII接口支持100M及10M的工作带宽。SMII接口所有信号。原创 2024-11-04 21:16:52 · 860 阅读 · 0 评论 -
交换接口之SGMII接口
但SGMII接口的自动协商的内容和1000BASE-X中的自动协商的编码略有所不同。MAC在获得了PHY的连接状况后,将tx_config_Reg[15:0]中的bit14置为1,发送给PHY,表明已经更新了连接的状态。8B/10B编码将8位并行数据转化为直流均衡(dc balanced)的10位串行数据流,从而有效的减少信号的衰减。当SGMII接口使用包含参考时钟信号的接口形式时,为DDR接口形式。当介质接口的连接状态改变时,SGMII的自动协商功能也要重新启动,以更新连接的速率和双工信息。原创 2024-10-30 21:42:34 · 4106 阅读 · 3 评论 -
交换接口之SFP接口
不成功的故障恢复的时序见下图9。针对Tx_Disable有效情况下的SFP收发器上电初始化进程,在上电TX_DISABLE信号有效期间, TX_FAULT的状态是不确定的。对于Tx_Disable信号为无效情况下的收发器初始化进程,当收发器内部的安全电路检测到收发器已经进入正常状态后,同时收发器未检测到故障,TX_FAULT将在t_init时间内变为无效。规范中分为2部分来介绍TX_FAULT信号在初始化时的状态,是由于当TX_DISABLE信号状态不同时,t_init的起始计算时间也不相同。原创 2024-10-29 22:55:40 · 5628 阅读 · 0 评论 -
交换接口之GMII接口
在用在中继器时,PHY 在接收媒质非空闲状态下驱动CRS有效,在接收媒质空闲状态下,使CRS信号处于无效。Receive data valid,接收数据有效,由PHY驱动,与RXCLK 保持同步,表示已经把经过恢复和解码好的信号放在了数据线上,此信号必须先于帧开始界定符(SFD)有效,在帧结束界定符(EFD)后无效。GMII接口为点对点连接,信号线有 GTXCLK、RXCLK、TXD[0:7]、RXD[0:7]、TXER、TXEN、COL、RXER、RXDV、CRS,一共24根信号线。原创 2024-10-29 22:17:46 · 1765 阅读 · 0 评论 -
交换接口之SMII接口
包括RXD、SYNC信号.高电平时间是指信号电平大于或等于Vih(min)的持续时间.低电平时间是指信号电平小于或等于Vil(max)的持续时间.包括0电平建立时间和1电平建立时间。包括RXD、SYNC信号.高电平时间是指信号电平大于或等于Vih(min)的持续时间.低电平时间是指信号电平小于或等于Vil(max)的持续时间.包括0电平建立时间和1电平建立时间。支持SMII接口的每个端口均有两组信号组成,一组全局同步信号和一组125MHz的参考时钟。TX数据线上传输的控制信息与标准MII接口相同.。原创 2024-10-28 21:14:38 · 1087 阅读 · 0 评论