
EMC专栏
文章平均质量分 83
Be Legendary-CGK
一名在职场摸爬滚打5年的硬件工程师,熟悉X86/ARM/FPGA硬件设计开发,熟练应用Verilog HDL语言进行CPLD设计。
展开
-
浪涌如何影响以太网的PHY机理分析
以太网广泛应用于各种领域,会受到诸多恶劣条件的影响。一种特别恶劣的条件是 IEC 61000-4-5 中强调的瞬态浪涌。此浪涌脉冲施加在以太网PHY层的发送和接收线路上,可能会损坏以太网控制器或 PHY。理论上系统中的变压器应将敏感PHY与连接器上的脉冲隔离开来。但是实际瞬态脉冲会通过变压器进行耦合,并极大概率会损坏以太网 PHY。这意味着在会受到瞬态浪涌影响的恶劣环境中,必须在变压器和 PHY 之间增加保护。以太网广泛用于一系列工业终端设备。以太网协议由变压器(用于隔离外部世界)和以太网控制器组成。原创 2025-01-20 20:28:27 · 744 阅读 · 0 评论 -
电路静电防护设计基础
与传统的齐纳二极管相比, TVS 二极管 P/N 结面积更大,这一结构上的改进使 TVS 具有更强的高压承受能力,同时也降低了电压截止率,因而对于保护手持设备低工作电压回路的安全具有更好效果。例如将带静电的电缆插到电路接口上时,放电回路的电阻几乎为零,造成高达数十安培的瞬间放电尖峰电流,流入相应的 IC 管脚。,成本可以忽略,性能不比压敏电阻差,如果用1K+50PF的压敏电阻(下面讲的复合防护措施),效果更好,经验证明这样防护效果有时超过TVS。常用的放电器件有TVS,齐纳二极管,压敏电阻,气体放电管等。原创 2024-11-26 22:15:55 · 1294 阅读 · 0 评论 -
主板RE辐射超标20dB问题分析
同等宽度的铜皮载流能力受铜厚的影响,而铜厚设定又受板上最细走线的影响,一般有小于4mil的走线,整版铜厚就无法做到1oz了。(1)尽可能减小Vin/SW/续流二极管路径最短,续流二极管/电感/Vo/GND路径最短,参考MP4560 datasheet中Layout Guide部分进行PCB优化;(2)在自举电路上增加串联电阻(预留10R),电阻串联大小通常在5-10R,在本次调试中用了22R,极大程度的降低SW信号的振铃,解决辐射问题,需评估功耗敏感度。电源输入输出环路面积要尽量小,尤其是SW部分。原创 2024-11-06 22:05:25 · 648 阅读 · 0 评论