触发器电路仿真与硬件实现

本文介绍了如何使用与非门构建RS锁存器和D型锁存器,包括它们的工作原理、逻辑功能、电路设计以及真值表。作者通过Multisim或Logsim进行仿真,并在控制台上验证电路。D型触发器解决了RS触发器的输入约束问题,而维持阻塞D型触发器解决了“空翻”问题。

一、目的

1、首先用 multisim (或logsim)采用门电路或者74LSxx系列设计基本RS、D触发器,进行仿真,写成真值表。
2、在控制台上,用硬件联线完成SR触发器、D触发器的实际电路,对真值表进行验证并记录。

二、使用与非门搭建RS锁存器

(一)RS锁存器实验

RS锁存器是时序电路中最基础的(注:有些资料上把RS锁存器也称为RS触发器)。
RS锁存器,我们可以简单将它理解为一个存储单元,可以存储一位数据(0或者1)。
基本的RS锁存器可以用两个与非门或者或非门实现:
与非门
或非门
RS触发器 中的 R 表示 Reset(复位),S 表示 Set(置位)
在上面的 “RS触发器 特征表” 中:0 表示低电平,1 表示高电平。
对于 或非门 的 RS触发器,即:
R=1、S=0时,那么 Q = 0
R=0、S=1时,那么 Q = 1
R=0、S=0时,那么 Q 保持上个状态
R=1、S=1时,禁止、不稳状态
所谓高电平有效,就是说某引脚施加高电平时,该引脚的功能就触发了
虽然 RS触发器 输出有 Q和`Q(它们的值反相),但是平时沟通时是以Q为默认,比如说 RS 触发器输出1,那么就是指 Q 输出 1

(二)实现

1、用与非门构成的基本R-S触发器

输出端:

Q:状态输出端
Q":反相状态输出

输入端:

R:复位端(Reset)
S:置位端(Set)
没有时钟输入端

输入信号R、S的作用方式:

低电平有效
在这里插入图片描述

2、逻辑功能表

R S Q(
评论 1
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值