有没有发现有时要测试功能,需要手动写一个datagenerate模块,还要控制他的逻辑。 其实有些情况下,比如对数据源的时序要求不高,数据源充当ram,或者仅仅有一些简单时序。 那么此时,用fpga内置rom做数据源会很方便。