PicoBlaze软核微处理器的设计与开发工具
1. 微处理器硬件资源使用情况
在微处理器的设计中,Block RAM块已被用于寄存器阵列,但DRAM、PROM或链接栈并未使用Block RAM。从Verilog综合结果来看,ALM(自适应逻辑模块)数量较低。其中,16 × 8寄存器阵列中的两个以及暂存器RAM是用M10K块构建的,这减少了ALM的数量。由于PROM尺寸较小,它是基于ALM实现的。
目前,已经有一个可工作的微处理器,它实现了KCPSM6的大部分功能,如寄存器加载、逻辑运算、算术运算、输入输出、暂存器内存、跳转和调用等。不过,完整指令集中缺少一些目前任务不需要的指令组,如测试和比较、移位和旋转、寄存器组选择、中断处理和版本控制等,这些内容可作为后续练习。
2. 相关问题与练习
这里提供了一系列的复习问题和练习,涵盖简答题、填空题、判断题以及项目挑战等多种类型。
- 简答题
1. 分别列举Altera和Xilinx可用的两个8位软核微处理器。
2. 最新的KCPSM6的最大数据和程序内存大小是多少?
3. 链接控制栈的作用是什么?
4. 什么是嵌套循环?
5. 为什么综合工具有时使用Block RAM,有时使用LUT/ALM来实现程序内存?
- 填空题
1. PicoBlaze处理器是由Xilinx的应用工程师 _ _开发的。
2. PicoBlaze操作码的前 _位用于对指令进行编码。
PicoBlaze软核微处理器设计与开发工具
超级会员免费看
订阅专栏 解锁全文
63

被折叠的 条评论
为什么被折叠?



