先进技术:FIFO 内存与糖尿病视网膜病变检测
一、FIFO 内存实现
FIFO(First-In-First-Out)内存设计旨在以经济高效的方式降低亚稳态,采用 SRAM 单元而非寄存器。
1.1 设计方法
- 模拟工具 :在 EDA Playground 中使用 Aldec Riviera - pro 工具和 EP Wave 显示输出,模拟一个深度为 16 地址、宽度为 8 位的 FIFO。
- 同步 FIFO 实现 :使用移位寄存器实现同步 FIFO,通过 write_enable(W_en)和 read_enable(R_en)控制数据读写。系统由本地时钟(Clk)驱动,还有一个复位块用于重置整个 FIFO。
- 状态位 :同步 FIFO 有五个状态位:full(F)、empty(E)、almost_full(AF)、almost_empty(AE)和 half_full(HF),由读写指针决定。
| 状态位 | 设置条件 |
|---|---|
| full(F) | FIFO 所有地址都有数据 |
| empty(E) | FIFO 所有地址为空 |
| almost_full(A |
超级会员免费看
订阅专栏 解锁全文
11

被折叠的 条评论
为什么被折叠?



