Cortex-M23/M33 处理器内存系统深度解析
1. Cortex - M33 处理器架构基础
Cortex - M33 处理器基于哈佛总线架构,采用多个总线接口,可同时进行指令提取和数据访问。不过,Cortex - M 处理器的内存空间是统一的,指令和数据共享同一地址空间。
2. 内存系统特性
Cortex - M23 和 Cortex - M33 处理器的内存系统为支持广泛应用,具备以下特性:
- 总线接口设计 :基于 AMBA® 5 AHB™ 协议,支持系统总线的流水线操作,用于访问内存和外设;还使用 APB 协议访问调试组件。AMBA 是片上总线标准,用于嵌入式 SoC 设计。
- Cortex - M23 特性 :可选的单周期 I/O 接口,用于低延迟外设寄存器访问。
- Cortex - M33 特性 :哈佛总线架构,具备处理未对齐数据的能力。
- 通用特性 :支持独占访问,常用于嵌入式 OS 或 RTOS 的信号量操作;可选系统级 TrustZone® 安全支持;支持小端和大端内存系统配置;不同内存区域有内存属性和访问权限;支持可选的内存保护单元(MPU),若 MPU 可用,可在运行时编程配置内存属性和访问权限。
Armv8 - M 架构的 4GB 地址空间被划分为预定义区域,若实现 TrustZone 安全扩展,地址空间会进一步划分为安全和非安全范围。
Cortex-M23/M33内存系统详解
超级会员免费看
订阅专栏 解锁全文
938

被折叠的 条评论
为什么被折叠?



