本文主要基于紫光同创Pango Design Suite(PDS)开发软件,演示FPGA程序的加载、固化,以及程序编译等方法。适用的开发环境为Windows 7/10 64bit。
测试板卡为全志T3+Logos FPGA核心板,它是一款基于全志科技T3四核ARM Cortex-A7处理器 + 紫光同创Logos PGL25G/PGL50G FPGA设计的异构多核全国产工业核心板,ARM Cortex-A7处理单元主频高达1.2GHz。核心板CPU、FPGA、ROM、RAM、电源、晶振、连接器等所有器件均采用国产工业级方案,国产化率100%。

该文详细介绍了如何使用Pango Design Suite加载和固化FPGA程序,涉及全志T3+Logos FPGA核心板。首先,通过设备管理器确认FPGA下载器连接,然后通过PDS软件加载.sbit文件到FPGA运行。接着,演示了程序固化到SPI FLASH的步骤。此外,还涵盖了工程导入、新建和编译过程。
订阅专栏 解锁全文
1050

被折叠的 条评论
为什么被折叠?



