自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(17)
  • 收藏
  • 关注

原创 VGA显示的数字钟设计Verilog代码Quartus 开发板

VGA显示的数字钟1、设计数字时钟,可以通过按键修改时分秒2、使用VGA显示器显示时间

2025-02-15 18:19:00 714

原创 时钟显示电路设计Verilog代码Quartus BICE-EDA实验实验箱

DS1302是 DALLAS公司推出的涓流充电时钟芯片,内含有一个实时时钟/日历和31字节静态RAM,通过简单的串行接口与CPU进行通信。实时时钟/日历电路提供秒、分、时、日、月、年的信息,每月的天数和闰年的天数可自动调整,时钟操作可通过AMPM指示决定采用2或12小时格式。DS1302与与FPGA的连接如下

2025-02-15 18:12:23 532

原创 电子密码锁设计Verilog代码Quartus仿真

 用VerilogHDL语言编写程序,设计一个电子密码锁控制电路,当输入正确代码时,输出开锁信号以推动执行机构工作。密码锁控制电路中存储一个可修改的6位代码,当输入的代码等于存储的代码时,开锁。从第一位代码输入后5秒内未将锁打开,则电路自动复位并进入自锁状态,使之无法再打开,并发出持续20秒的报警信号。允许有三次输错的机会,三次输入错误,电路自动复位并进入自锁状态,无法再打开。

2025-02-15 17:59:54 832

原创 32位有符号乘法器设计Verilog代码VIVADO仿真

32位有符号乘法器使用移位相加的算法实现32位有符号乘法器

2025-01-10 13:06:18 313

原创 可以弹奏高中低音电子琴设计Verilog代码Quartus 开发板

可以弹奏高中低音电子琴设计使用21个键,7个键为一个音调,一共三种音调,高中低

2025-01-10 12:54:04 962

原创 出租车计费器设计VHDL代码Quartus仿真

设备及软件:装有Quartus‖软件完成设计数字系统的计算机目的:1.了解系统相关功能电路图与印刷电路图的设计、绘制,并完成相关流程的设计以及硬件描述语言VHDL程序的编写、设计与综合和调试仿真工作

2025-01-07 19:06:11 790

原创 多功能数字钟设计Verilog代码Quartus EP4CE开发板

具备时间显示,秒表功能,闹钟功能,能够进行闹钟的设置,能够用蜂鸣器播放一段乐曲进行闹铃

2025-01-07 18:45:56 363

原创 基于FPGA的多功能数字钟VHDL代码Quartus仿真

代码功能:多功能数字钟EDA-SOPC实验箱(EP3C16)验证1、可以分为计时、闹钟两种模式2、可以修改时间和闹钟3、可以关闭闹钟

2024-05-07 23:09:34 1076

原创 基于FPGA的DDS波形发生器VHDL代码Quartus仿真

代码功能:DDS波形发生器VHDL1、可以输出正弦波、方波、三角波2、可以控制输出波形的频率

2024-05-07 22:58:13 1254

原创 基于FPGA的数字电子钟VHDL代码Quartus仿真

代码功能:数字电子钟1)设计一个能显示秒、分、时的24小时数字钟2)用数码管显示出时,分,秒,复位显示00:00:003)通过按键可对时,分,秒进行设置

2024-05-07 22:51:12 1848

原创 基于FPGA的多路彩灯控制器VHDL代码Quartus仿真

多路彩灯控制器综合训练内容要求设计一台基于FPGA的多路彩灯控制器的设计。要求如下1.彩灯从左到右逐次闪亮。然后从右到左逐次熄灭2.彩灯两边同时亮两个,然后逐次向中间点亮3.彩灯从左到右两个两个点亮,然后从右到左两个两个逐次点亮4.彩灯中间两个点亮,然后同时向两边散开5.设置节拍选择按钮,控制彩灯变化节奏

2024-05-07 22:40:08 1487

原创 基于FPGA的AD7705芯片驱动设计VHDL代码Quartus仿真

代码功能:AD77025芯片控制及串口输出1、使用FPGA控制AD77025芯片,使其输出AD值2、将数据计算后通过UART串口输出

2024-05-07 22:23:44 337

原创 基于FPGA的AD7705芯片驱动设计Verilog代码Quartus仿真

代码功能:AD7705芯片驱动设计1、使用FPGA驱动AD77025芯片,使其输出AD值代

2024-05-07 22:11:23 532

原创 基于FPGA的累加器及数码管显示VHDL代码Quartus仿真

代码功能:累加器及数码管显示1、可以通过按键输入1~92、数字输入后进行累加,将累加结果显示在数码管

2024-05-07 22:00:42 1367

原创 基于FPGA的数字密码锁电路Verilog代码Quartus仿真

代码功能:数字密码锁电路的设计1.设计任务:设计并制作数字密码锁电路2.设计要求1.用EA实训仪的I/设备和PLD志片实现故字密码锁电路的设计2.数字码锁具有8只输入数字,用EDA实仪上的电平开关作为8位数字输入的组合3.当输入的数字符合电路中设定的数字时(和密码对)在EDA实训仪上用一只八段数码管显示0表示输入整砂正确,如果输入的密码是错误的,则显示F4.数字码锁又能允许接收三次错误的密码数字输入,超过三次的错误密码数字后电路不再接牧密码数字入,并用喇叭发出报警音响

2024-05-07 20:28:55 1257 1

原创 基于FPGA的数字锁控制电路VHDL代码Quartus仿真

任务及要求硬件描述语言VHDL是一种用形式化方法描述数字电路和系统的语言。利用这种语,数字电路系统的设计可以从上层到下层(从抽象到具体)逐层描述自己的设计思想,用一系列分层次的模块来表示复杂的数字系统。然后,利用电子设计自动化(EDA)工具,逐层进行仿真验证。设计一个用于数字锁的控制电路,功能要求如下1.开锁代码为二位十进制数(BCD码表示),当输入代码的位数和位值与锁内给定的密码一致,且按规定程序开锁时,方可开锁,并点亮开锁指示灯(用输出高电平表示)。否则,系统进入“错误”状态,发

2024-05-07 20:12:29 535

原创 基于FPGA的电子密码锁VHDL代码Quartus仿真

代码功能:电子密码锁要求(1)如果按下数字键,第-个数字会从显示器的最右端开始显示,此后每新按一个数字时,显示器上的数字必须左移一格,以便将新的数字显示出来。(2)假要更改输入的数字,可以按倒退按键来清除前一个输入的数字,或者按清除键清除所有输入的数字,再重新输入四位数。(3)由于这里设计的是一个四位的电子密码锁,所以当输入的数字键超过四个时,电路不予理会,而且不再显示第四个以后的数字

2024-05-07 19:58:39 431

空空如也

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除