1,传输设计:将AD7606模块的8个数据通道,通过DMA存入PS DDR,再通FFT对8个通道的数据进行FFT傅里叶变换,并将FFT后的数据保存到DDR;通过ILA显示第一个通道的原始波形和FFT波形,然后将DDR的数据使用LWIP传输到PC机。

VIVADO整体工程

2,FFT IP核配置:

页面Number of Channels表示输入通道个数,Transform Length位做FFT/IFFT的点数,Target clock为时钟,architecture choice为fft的模式,采用那种可自由选择,radix-4,2皆可。
本文详细介绍了如何利用ZYNQ FPGA通过DMA将AD7606的8通道数据存入DDR,然后进行FFT变换。通过配置FFT IP核,设置了固定点数据格式和合适的缩放选项以避免溢出。AD7606配置为16bit 200K ADC,数据通过AXI_STREAM传输。DMA传输配置用于在PS和PL间高效移动数据。ILA用于显示原始和FFT波形,同时使用LWIP将数据传输到PC。最后,文章展示了配置和实现的效果。
订阅专栏 解锁全文
177





