FPGA
文章平均质量分 52
sunshinelifes
IC设计工程师
展开
专栏收录文章
- 默认排序
- 最新发布
- 最早发布
- 最多阅读
- 最少阅读
-
RAM_IP核 仿真,quartus ii (内置)
年轻人,多睡觉!工作业余之际,复习下曾经学过的。害怕忘记,于是记录下来,也有一段记忆。若有错误,欢迎指正。最近都在用intel altera的板子。学学里面的RAM 的使用。程序设计 1.首先是,一个计数器。循环计64个数。reg [5:0] time_cnt;always@(posedge clk or negedge rst)if(!rst) time_cnt...原创 2018-09-12 23:25:47 · 5794 阅读 · 0 评论 -
FIFO_IP核 仿真,quartus ii (内置)
年轻人,多睡觉!工作业余之际,复习下曾经学过的。害怕忘记,于是记录下来,也有一段记忆。若有错误,欢迎指正。altera 板子测试程序设计1.首先是一个计数器cnt计数到64。2.然后在cnt取0-31时,开始写入数据,写入的数据都等于cnt。3.开始在cnt取32-63时,开始读出数据。//counterreg [5:0] cnt;always@(posedge clk or ne...原创 2018-10-10 12:04:08 · 2906 阅读 · 5 评论 -
FPGA自动售卖机(verilog状态机设计)IC笔试
最近看了下IC笔试题,其中有一道题,自己花了点时间解决,为了记忆犹新,于是记录了下来。题目:设计一个自动饮料售卖机,饮料10分钱,硬币5分10分两种,并考虑找零。1.画出fsm。2.用verilog编程。3.设计工程中可使用的工具及设计大致过程。1.画出fsm第一步:定义它的输入输出。输入:a,b;其中a=1,投入5分;b=1,投入10分;输出:y,z;其中y=1,出饮料;z=1,...原创 2018-10-27 21:46:20 · 9972 阅读 · 6 评论 -
WIN10 quartus13.1(64bit)报错与解决,持续更新
1.今天产生IP核出现了问题,产生viterbi IP核卡在了generating megacore function top-level解决方法:点击进入资源管理器,打开java(TM)platform ,发现quartus_map.exe.把它结束进程。解决效果:产生成功。...原创 2019-06-03 12:40:25 · 2727 阅读 · 1 评论 -
WIN10 ISE14.7(64bit) 报错与解决,持续更新
1.erro:palce:1012-A clock IOB/DCM component pair have been found that are not placed at an optical clock IOB/DCM site pair。解决方法 :加入了语句 NET “sclk” CLOCK_DEDICATED_ROUTE =FALSE; 即可...原创 2019-06-03 12:47:30 · 1026 阅读 · 0 评论
分享