一、实验任务
- 参照代码,设计一个0-17的计数器,当 计数值为17的时候,OV输出1,其他输出0, 注意设定合理的信号位宽。
- 针对以上计数器,修改输出逻辑,当计数值为0-8时,OV输出0,9-17时OV输出1 , 用SignalTap验证 , 尝试并思考,如果时钟是50MHz,把OV接 到一个LED上,能看见什么现象,为什么?
二、实验例程
新建BDF文件,编写0~9计数器rtl代码,并且在BDF文件中放置。
module cnt_0to9(
CLK , // clock
CNTVAL, // counter value
OV ); // overflow
input CLK;
output [4-1:0] CNTVAL;
output OV;
reg [4-1:0] CNTVAL;
reg OV;
always @ (posedge CLK) begin
if(CNTVAL >= 9)
CNTVAL <= 0;
else
CNTVAL <= CNTVAL + 1'b1;
end
always @ (CNTVAL) begin
if(CNTVAL == 9)
OV = 1'b1;
else
OV = 1'b0;
end
endmodule // module cnt_0to9
////////////////////////////////////////////////////////////////////////////////
BDF文件