电磁兼容(EMC):时钟电路PCB设计

目录

1. 布局

2. 布线


       时钟电路做为产品内部的强辐射源,在设计阶段已经选用展频或者分频方案后,见另外接下来就需要对PCB的耦合路径进行规划设计。时钟电路具体的PCB设计具体要求如下:

1. 布局

       结构干涉:时钟电路的晶振和法拉电容通常具有一定的元器件高度,比如如下图示的直插晶振长为6mm,直径2mm。这类直插晶振若垂直放置会倾斜,生产过程中在中转运输中发生碰撞导致晶振引脚断或靠近其它元器件导致电路短路的风险。该晶振的外壳为金属材质。所以这类晶振需要在PCB板上放倒放置,并与其它元器件3mm以上间距,并用电子固定胶固定

        因此时钟电路的PCB布局除EMC要求,还需要考虑结构干涉。这一点必须结合整个电路所用元器件的数据手册和产品的结构图纸来设计,

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

硬件修炼塔

你的鼓励将是我最大的动力。

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值