目录
时钟电路做为产品内部的强辐射源,在设计阶段已经选用展频或者分频方案后,见另外接下来就需要对PCB的耦合路径进行规划设计。时钟电路具体的PCB设计具体要求如下:
1. 布局
结构干涉:时钟电路的晶振和法拉电容通常具有一定的元器件高度,比如如下图示的直插晶振长为6mm,直径2mm。这类直插晶振若垂直放置会倾斜,生产过程中在中转运输中发生碰撞导致晶振引脚断或靠近其它元器件导致电路短路的风险。该晶振的外壳为金属材质。所以这类晶振需要在PCB板上放倒放置,并与其它元器件3mm以上间距,并用电子固定胶固定。
因此时钟电路的PCB布局除EMC要求,还需要考虑结构干涉。这一点必须结合整个电路所用元器件的数据手册和产品的结构图纸来设计,