处理器相关
文章平均质量分 54
叮咯咙咚呛36
NR/LTE MODEM 开发小哥
展开
专栏收录文章
- 默认排序
- 最新发布
- 最早发布
- 最多阅读
- 最少阅读
-
ARM SOC体系结构阅读笔记 四
1 存储器访问速度微处理器,RISC一般有32个32位寄存器,共128字节,访问时间几个ns;片上cache存储器的容量8~32KB之间,访问时间大约为10ns;高性能桌上系统可能有第2级片外cache,几百KB,访问时间几十ns;主存储器可能是几MB到几十MB的动态存储器,访问时间大约100ns;后援存储器,通常是硬盘,几百MB到几个GB,访 问时间为几十ms;2 片上存储器片上RAM:简单便宜功耗低片上RAM使程序员能根据对将来处理工作量的了解来划分RAM的空间;3原创 2022-06-01 11:26:57 · 341 阅读 · 0 评论 -
ARM SOC体系结构阅读笔记 三
1 数据处理指令2 乘法指令3 前导0计数将Rd设置为1的最高有效位的位置数。如果Rm为0,则Rd设置为32。4 数据传送指令5 传送指令6 断点指令用于软件调试,使处理器停止执行正常指令而进入相应的调试程序。...原创 2022-05-31 16:11:44 · 236 阅读 · 0 评论 -
ARM SOC体系结构阅读笔记 二
ARM指令集1 数据类型ARM支持6种数据类型,指令全是32位的字,且必须时字对准的。8位有符号和无符号字节;16位有符号和无符号字,以2字节的边界对准;32位有符号和无符号字,以4字节的边界对准;2 异常1)异常分类指令执行引起的直接异常,包括软件中的,未定义指令和预取指令中止等指令执行引起的间接异常,包括数据中止(ld/st异常)等外部产生的与指令流无关的异常,包括复位,irq,fiq等2)异常处理-进入与特定的异常相应的操作模式-将引起异常指令的下一原创 2022-05-31 11:51:47 · 285 阅读 · 0 评论 -
ARM SOC体系结构阅读笔记 一
1. ARM汇编语言1)简单的寄存器操作ADD r0,r1,r2; 加法,r0 =r1 + r2;ADC r0,r1,r2; 带进位的加法,r0 = r1+r2+CSUB r0,r1,r2; 减法,r0 = r1 -r2;SBC r0,r1,r2; 带进位的减法,r0 = r1 -r2 +C -1RSB r0,r1,r2; 反向减法,r0 = r2 - r1RSC r...原创 2022-05-30 17:55:54 · 706 阅读 · 0 评论 -
现代处理器设计学习笔记(二)
1 流水线局限性1)流水线地每一段可以看作是一个组合逻辑F加上一个锁存器L,信号通过F后在L锁存;T_MAX通过F地最大传输延迟;T_MIN通过F地最小传输延迟;T_L正确建立时钟信号所需要地额外时间,包括必要地建立和保持时间。时钟周期 T > T_MAX - T_MIN + T_LT_MAX - T_MIN可以趋向于0(延长最小传输路径)T_L受整个系统内时钟信号分布影响;性能权衡:流水线深度和价格;2 指令流水线...原创 2022-05-28 16:00:00 · 254 阅读 · 0 评论 -
现代处理器设计学习笔记(一)
1)基本概念ISA:指令集体系结构 Instruction-Set Architecture不同类型的ISA不同点主要集中在如何定义操作类型以及操作数上。ISA定义一套汇编指令,每条指令都指定一种操作类型和一个或多个操作数。2)处理器性能公式指令/程序:instruction/program,特定的程序需要执行的动态指令的数目周期数/指令:cycles/instruction,平均执行每一条指令需要耗费的时钟周期数一般由CPI表...原创 2022-05-26 11:30:27 · 402 阅读 · 0 评论 -
MIPS指令集 部分信息收集
重温cpu相关处理,回顾MIPS指令集信息,32bit,从网上摘抄,仅供参考。R系列31-26 25-21 20-16 15-11 10-6 5-0 操作符 源操作数寄存器1 源操作数寄存器2 目的操作数寄存器 位移量 操作符附加段 I系列31-26 25-21 20-16 15-0 操作符 源操作数寄存器 目的操作数寄存器 立即数 J系列...原创 2022-05-24 17:46:47 · 129 阅读 · 0 评论
分享