进一步理解芯片的电压

本文探讨了芯片在实际工作环境中,由于电源管理芯片(PMIC)、PCB和封装基板的IR-drop导致的电压下降问题。在timing signoff中,通常要求电压变动±10%,而power signoff则关注3%的IR-drop。文中指出,即使静态IR-drop超出标准,也可能不影响芯片工作,但需要与封装和系统工程师讨论。通过升高PMIC电压,可以补偿系统和封装级的电压降,但芯片仍需考虑+10%的电压范围以确保在不同工作模式下的正常运行。最后,总结了正负10%电压的必要性和OCV的余量考虑。

友情提示:由于微信更改了推送规则,有朋友反馈无法在时间线里看到白山头的文章了。解 决 办 法:「设为星标」把关注的公众号标记为????星标后,才会持续不断的收到文章噢。


大多数情况下,我们timing signoff的标准电压的±10%范围内进行。而我们进行power signoff时,一般是要求电压降IR-drop为3%。今天我们就通过一幅图来说明这两者之间的关系。

1

首先,我们需要考虑芯片的实际工作环境。

芯片在实际工作中的电源,一般是由PCB上另外的一颗电源管理芯片(PMIC)来提供。

然后再经过PCB连线,到达封装基板。再经过基板到达芯片。

因此,当PMIC提供的是标准电压时,由于PCB和封装的IR drop的影响,到达芯片时的电压会有一定程度的降低。

那么从IR drop的角度来看。给PCB和封装分配的电压降为7%。而芯片分配的电压降为3%。

我们假设遇到这样一种情况。

马上就需要流片了。但是静态IR-drop还有问题,工具report出来时3.5%,大于signoff标准,那么要不要流片?

其实是可以流片的。因为即使芯片的IR-drop是3.5%, 那么留给封装加基板的余量就小了。但确实不至于说芯片就不能工作了,其实系统上还有一些余量,一会儿我们再说。

不过从严谨的角度,其实还是需要和封装以及系统的工程师讨论。在设计上是否没有问题。

2

其实,考虑到系统和封装级的电压降,我们是可以通过升高电压,以使得到达芯片的电压更接近标准电压。

也就是说,在﹢10%电压范围内,其实是包含了一定的设计余量在里面。

当然正如上图说,还包含了PMIC的抖动(正向),以及IR rise。

3

假设我们升高了PMIC,但是考虑到系统级,以及封装级的电压降,我们的芯片是不是也不必考虑正10%这么极限的电压?

其实是需要的,比如我们上电时,或者说芯片在休眠或者部分工作时,电流是很小的。那么这么小的电流,会导致电压降减小。极限情况下,芯片的电压就是PMIC的电压。当然考虑到漏电的情况,会略低。

所以这也是为什么这﹢10%是如此必要。他可以保证PMIC升压时,芯片在各种模式下都能正常工作。

总结

正10%电压,包含了PMIC升压范围,IR rise。负10%电压,包含了7%的系统级以及封装级电压降,外加3%芯片的电压降,而对于ocv来说,一般需要根据电压降数值增加相应的余量。 

关于timing signoff,欢迎公众号直接联系我进行讨论。

评论 1
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值