VGA 时序仿真分析-基于signalTapII
前段时间重新仿真分析了vga的时序,分析结果如下:
实验条件为640*480@60Hz25MHz,其中模拟生成待显示数据,经过SDRAM的缓存输出到VGA接口;

需要注意的几点:
1)hcnt=144时的下降沿送出第一数据给VGA接口芯片,hcnt=144+640-1=783时的下降沿送出最后一个数据(此处为第640个数据)给VGA接口芯片;
2)VGA控制器的时钟为25MHz,相位为0,VGA驱动芯片的时钟为25MHz,相位为-90°,相当于将VGA控制器的时钟取反,时序图中只给出了VGA控制器的时钟,所以时钟的上升沿为VGA控制器的有效边沿,时钟的下降沿为VGA驱动芯片的有效边沿,这点需要注意;
3)数据请求信号用于从FIFO中读出数据;
4)坐标lcd_xpos的取值范围为0~639,其中写入数据的位置为1~0;
5)坐标lcd_ypos的取值范围为0~479
时序分析:
hcnt=96+48=144时的下降沿将从FIFO(read端)中读出的第一个数据2输出给显示屏,理论上读出的第一个数据应该为1,怀疑是数据写入FIFO(read端)的问题;

FIFO中的数据有时没有1,可能是写入数据到FIFO不正确;

第一个读取的数据为2,最后一个读取的数据

本文详细介绍了基于SignalTapII进行VGA时序仿真的过程,重点在于640*480@60Hz25MHz的设置下,数据如何从SDRAM缓存通过FIFO传递到VGA接口。分析了数据请求信号、坐标范围以及可能出现的问题,如数据写入FIFO不正确、时钟相位差等,并展示了修正后的正确时序图。
最低0.47元/天 解锁文章
547

被折叠的 条评论
为什么被折叠?



