- 博客(67)
- 资源 (3)
- 收藏
- 关注
原创 客户端电脑使用 FTP的Cadence_CIS库方法说明 (下)
简介:随着企业的规模扩大,硬件工程师的增多,使用统一服务器上的库管理,可以减少设计错误,提高效率。有时候服务器上的的DBC文件会由于未知原因配置失败, 可以把服务器上的DBC文件复制至本地, 然后把路径指向它位置即可。本文方法,用于已经配置有FTP服务器,并在服务器上配置有Cadence_CIS库和Access数据库的情况下使用。二、登录ftp服务器,把Capture.ini文件,复制下来,替换本地的Capture.ini文件。如果中心库已经配置好后,可以在客户端电脑使用如下方法,获取与中心库的同步。
2023-08-03 17:37:00
1272
原创 FTP Cadence中心库的创建与配置 (中)
3.在每个分类内,增加一下列“ Part Number” “Part Type” “Description” “Manufaturer” “Footprint”把现存的文件对应放入到“00DataSheet” ,“01OrcadLib”,“02AllegroLib”文件夹中。二、修改本地的capture.ini文件 , 然后把它放入到“capture_configfile”文件夹内,供客户端替换其ini文件。2.在数据库内,新增多个分类 如“芯片” “电感” “电容” “电阻”等等。
2023-08-03 16:30:06
1127
1
原创 Win11系统下FTP服务器搭建(用于Cadence 中心库服务器搭建)(上)
四、一般在ftp服务器使用作为Cadence中心库的时候, 都会进行用户分组,进行权限划分, 比如layout 可以使用ftp创建封装和原理图符号。2.回到iis管理器,配置ftp服务器,点击“FTP授权规则”,把“hw” 和"layout"设置为使用不同的授权规则。五、重新回到iis管理器,配置ftp服务器,点击“FTP身份验证”,把“匿名身份验证” 进行 “禁用”,这样设置就只能使用账户密码登录,不能匿名登录。1.快捷键【win+R】,输入netplwiz, 点击确定,进入“用户账户”控制界面。
2023-08-03 15:06:17
1549
原创 2—6GHz宽带一分四功分器设计
由于普通的威尔金森功分器频段窄,占用PCB面积大等缺点, 设计小型化,宽带宽的功分器是发展趋势, 特根据网上搜索的资料学习如下2~6GHz的功分器设计。
2022-08-03 10:14:47
9816
4
原创 一个440MHz的微带线耦合电路
1.打开ADS原理图,点击DesignGuide->Passive Circuit , 然后选择Passive Circuit Control Window。 进入设计向导界面。2.在设计向导界面点击如下图标,弹出Microstrip Circuits电路界面。3.在原理图界面选择对应的基板和微带线耦合器。4.根据实际要求设置好FR4基板参数(介质高41.9mil, 介电常数4.7,导电率5.8e+7,铜厚1.2mil,正切损耗0.02)耦合器参数(中心频率440M..
2021-11-25 16:56:31
2291
原创 肖特基二极管检波电路设计与分析
二极管检波电路是常见的射频电路模块,通常用于调幅波的检波,功放出端口检波或开关电路的检波。其根据使用的特性分为两种:1. 检波调幅波,以得到调制信号。2.检波载频,以得到能反映出载频功率大小的直流电压。先以检波调幅波为例说明,检波电路的设计要点。电路结构如理论所示, 其中设计要点是RC的时间常数需远大于载频的周期,又要远小于调制信号的周期。先取C=10nF, R = 2KΩ利用ADS设计并仿真。用载频信号幅度2V , 调制信号0.5V ,调制系数为1 。 得到如下仿真结果:
2021-11-25 15:31:19
15100
5
原创 集总型的威尔金森功分器(建议用于600MHz以下)
根据上述理论知识,选用第一种电路结构,设计一个600Mhz的,K值为3,特性阻抗为50欧姆的一分二功分器;性能如下:根据其性能可知,其用在500~700Mhz是没问题的。如果把将3端口的150欧姆阻抗变换为50欧姆阻抗可得电路如下:把电容C3,C4合并为一个电容后,电路如下:性能变化如下:虽然有点恶化,但仍然可以用在500~700Mhz频带。...
2021-11-24 09:19:06
4818
4
原创 基于ADS自带二极管的400Mhz倍频器设计
倍频器一般有以下几种形式:1. C类放大器倍频器。 (此类倍频器有一定增益,但噪声较大)2.变容二极管倍频器。(此类为变容型倍频器,频率高,可高达200GHz)3.SRD快速恢复二极管倍频器。(市面上的都用于电路保护的多,不太适宜用在高频的倍频)4.肖特基二极管倍频器。(此类为变阻型倍频器,频率高,可达200GHz)现以肖特基二极管设计一个400MHz倍频器。详情参考《实用无线电设计》的第10. 6章节;现使用ADS自带的二极管设计如下:该电路为肖特基二极管串联型倍频器.
2021-11-23 17:39:54
6378
8
原创 一个440MHz的 VGA电路设计与仿真
根据理论可知,VGA分为两种,一种为通过衰减的方式的VGA,一种为通过调整晶体管的Q值,例如更改基极电压,使用pin管更改射极电阻值等方式的VGA。 一般会使用衰减的方法居多,因为更改了Q值很多时候会容易发生自激。 不过通过衰减的方法实现的VGA,在设计放大器的时候,必须要能够绝对稳定,即K值大于1. 否则在衰减的时候由于负载的变化也会容易出问题。现设计一款在集电极端可调衰减值的VGA, 其电路如下:在电路所示的元件下,其匹配良好, K值在0~1Ghz都大于1, 而且当SRC2...
2021-11-23 11:19:36
2465
3
原创 巴伦的设计与仿真分析(含阻抗匹配)
一般巴伦可以分为三种,分别为同轴线巴伦, LC巴伦, 微带线巴伦。一、同轴线巴伦用在电视机的75欧姆同轴转300欧姆双线的连接上。因为它除了是平衡-不平衡转换外,还附带1:4的阻抗变换功能。其理论知识如下:二、微带巴伦的频宽与节数有关三、LC巴伦为窄带巴伦,可以根据不平衡端的阻抗 , 和平衡端的阻抗去计算相应的电感电容值去设计,其理论如下:依据该理论,设计特征频率为1.4Ghz,不平衡端为50欧姆阻抗,平衡端为100-50*j 欧姆阻抗的LC巴伦;1. 首先把平衡度的复.
2021-11-19 09:36:56
21292
5
原创 一个高频开关电路设计与仿真
本电路直接使用ADS自带的PIN管进行设计。电路图如下:本电路使用1GHz为测试频率, 使用的时候,端口1 接天线, 端口2接接收, 端口3接发射;当SRC1为3V, SRC2为0V时,端口1和端口2导通 , 端口1 和端口3截止;当SRC1为0V , SRC2为3V时, 端口1和端口2截止, 端口1和端口3导通;电阻R2, R3为PIN管的限流电阻, 防止直流过大而烧毁PIN管,在实际电路中根据PIN管的工作电流值确定。从仿真结果看,导通的时候插损为0...
2021-11-17 10:55:45
3560
2
原创 改进的负载线移相器设计与仿真(适用于45度以内移相)
根据文档资料可知,改进型的负载线移相器比普通的负载线移相器有如下有点:插损低, 回损好,但占用空间会较大。普通的负载线移相器是直接在微带线上加电感或电容去进行移相 , 而改进型负载线移相器则是在90度微带线的两端同时加电感或者同时加电容去实现。下面介绍改进型负载线移相器的设计经验方法(参考书籍:ADS2011射频电路设计与仿真实例)该电路在用在4GHz频率的,加电感的时候相位为78.46度, 在加电容时相位为101.5度。即它是以11.5度为相移值设计的。由于书本上的理论是以电纳b=0.2作
2021-11-15 17:38:40
2735
原创 一种利用PIN管实现确定衰减值的电子切换电路
利用PIN管导通的时候阻抗为几欧姆, 截止时阻抗为几k欧姆的特性,设计如下的一款衰减值在-5.5dB与0dB之间切换的电路。同理,如果多个该电路组合在一起,则可调范围更大。其电路如下:当SRC1 为 3V , SRC2为0V时, 其电路相当于直通;当SRC1为 0V , SRC2为3 V时, 其电路相当于 T 型衰减网络;...
2021-11-12 18:04:09
2209
原创 一款利用PIN管设计的可调衰减器
PIN管有导通电阻低,截止电阻高,且极间电容小这些特点。所以一般可以把它用作SWITCH , 以及可调衰减器的设计;skyworks , 罗姆, nxp等厂商都有PIN管售卖。现利用ADS自带的PIN管,设计一个可调的衰减器,其电路如下:一、当SRC1为3V, SRC2为0V时, PIN1导通 , PIN2截止。 管子截止的时候一般阻值可以达到3kΩ以上,PIN管导通的时候阻值约为几Ω 这时候的等效电路如下:其仿真结果如下,可以看出对S11,S22影响不大, 插损S21为-0..
2021-11-12 17:38:48
7079
原创 Lange定向耦合器的设计与仿真
Lange定向耦合器的特点有如下:1. 由4个端口组成2. 频带宽3.直通端口和耦合端口有90度的相位差,为正交耦合器。4.需要由多层板组成,而导线细,设计精度要求高。5.平行微带线耦合属于弱耦合,耦合度一般为-10dB以下,Lange耦合器是交指耦合结构的,其属于强耦合,耦合度一般设计为-3dB。设计Lange耦合器时候,需要用到上述参数,其中H为介质高度,W为线宽, S为间距, T为铜厚。频率指的是中心频率。在ADS设计中,可以按照经验公式计算好W,S,H,1/.
2021-11-12 11:10:22
7042
5
原创 一个1.1~1.6GHz的威尔金森功一分四功分器设计
威尔金森功分器设计的理论知识如下:其中k为端口2与端口3的功率分配比,一般使用的情况,都是2,3端口功率相等。所以k一般都为1.在实际使用中,一般端口都是取50欧姆。所以为50欧姆, R2,R3也为50欧姆;而,为端口的分路并最终接地,所以他们为100欧姆。则威尔金森功分器的关键的技术只是1/4波长传输线的阻抗变换技术。因为已知,和R2,R3,所以,便可以根据公式计算出来为70.7欧姆。然后隔离电阻R,可以计算得到为100欧姆。另外一般在会在端口2,端口3引出一截适...
2021-11-11 18:10:16
14538
8
原创 allegro 导入ADS Layout的方法
在日常工作中常常需要用allegro 导入ADS Layout ,以方便组合起来设计PCB。今天以威尔金森功分器为例说明。一、现有已经设计好的ADS Layout的威尔金森功分器,如下图:如果使用该Layout文件直接导出的dxf文件,会发现导出的图片样式与实际的不一样,从而导致没法使用。原因未知。二、使用另外一种方法,则可以导出数据正常,现介绍如下: 1.在ADS Layout文件内,点击file->Generate Artwork2.在新弹出来的Artwork,..
2021-11-11 17:08:19
2796
原创 基于BFR92P的400Mhz西勒震荡电路设计与实现
1)选用BFR92P的晶体管的理由是:其极间电容很小,极间电容都小于0.6pF。另外其FT=4Ghz,NF为1.5dB。不考虑发热问题,按道理用该管能有较好的相位噪声。2)初始设计电路如下:其谐振网络为为C1,C5,C6串联后在与C10并联的电容, 与L1的电感构成并联谐振。在上图中,理论计算的谐振频率为449Mhz。在仿真的时候,从其瞬态分析的波形图可以算出的谐振频率为1/(535.6-533.2)ns = 434.78Mhz。(应该是极间电容的带入导致谐振频率比理论值偏低)。其幅度为350m
2021-10-22 09:40:03
4118
8
原创 基于MAX2606设计的70~150Mhz的VCO
研读MAX2606的datasheet,可以知道如下信息:1)该器件使用的VCO输出范围为70~150Mhz之间2)供电为2.7~5V之间。3)其供电电流约3mA。4)其相位噪声可以到达-112dBc , 其与电感Q值有很大关系。5)其电路元件值,可以在其EV kit 的datasheet查到。根据datasheet,设计电路如下:设计电路完成后,调试发现如下信息:1)该电路元件值下:输出的频率为83Mhz左右, 单端输出功率为-20dBm左右。2)使用频谱仪观察到的
2021-10-21 11:02:34
1234
4
原创 基于MAX2671设计的400Mhz混频器
根据MAX2671的datasheet总结得到如下开始设计信息:1)RF输出端口的频率可以高达2.5Ghz2) IF输入端口的频率为40Mhz~900Mhz可用。3)LO端口、IF端口输入最大功率为10dBm , 器件供电为2.7~6V之间。4)LO端口为-10dBm ~ -5dBm左右,器件的噪声应该是最好的。5)IF端口在 <= -15dBm 是比较线性的,当大于其时,开始进入1dB压缩点。6)器件的转换增益在400Mhz附近为10dB左右。7)datasheet给出了
2021-10-21 10:46:14
501
原创 基于BFQ19S的皮尔斯振荡器(435.65Mhz)
关键器件:晶体管BFQ19S(英飞凌), 无缘谐振器SFR435A(华远)。调试过程:1)初始电路如下:在该电路参数下,电路不起振!!2)在该电路中,由于无缘谐振器当作高Q值电感使用,其不能调整。所以降低C11,C12电容值为2.2pF,以增加反馈系数,有利于起振。但改为电容后,仍未起振。3)更改R63电阻值为120Ω,此时该电路终于起振。震荡频率在435.65Mhz,会比SRF435A的标称频率435.72Mhz低,使得SRF435A呈为电感性。4)接入频谱仪观察其频率稳定
2021-10-13 10:04:40
929
原创 基于BFQ19S的共射振荡器设计(克拉泼电容三点式)
根据理论,设计出如下LC振荡器:一、设计初期是使用= 400Mhz作为目标值计算的, 但由于计算值与实际值有差别,所以使用计算值附近的元器件代替使用;最终该电路的L1=82nH , D1 = 5.6pF, C11=18pF, C12 = 18pF ; 另外R3= 600Ω, R4取27k , C9取10pF; 该电路实际的震荡频率为主要为L1,D1 决定,所以其震荡频率约为 == 235Mhz;二、由于实际得到的频率比目标频率低太多,所以调整电路使其能达到400M左...
2021-09-29 12:43:48
2866
1
原创 一种适用于增强型MOS管或NPN型晶体管的恒流电路
电路如下:该恒流电路主要由Q6,R44,R45,R43,R46决定, 其他元件仅为实际使用的示意图。电路分析如下:1)由于R43,R46分压了一个确定电压1.78V,接到Q6 PNP管的基极;2)由于基极电压确定,则Q6的射极电压也确定了,一般晶体管为基极电压+0.6V~0.8V之间;为方便说明,把这个电压算为0.6V;则射极电压为1.78+0.6V = 2.38V;3)则流过R44的电流为(3V-2.38V)/ 68Ω = 9mA;4)由于R45取值较大,所以9mA的绝大部..
2021-09-01 15:17:15
879
原创 一种有一定带宽的带阻滤波器设计
1)一般而言,使用LC陷波器,带阻的宽度都比较窄,而且较为影响周边频率的回损,如下图,M2,M3点的回损都比较差,且带宽较窄;2)如果使用下图的带阻滤波器,则其性能会比单个LC陷波器好!,带宽增加,而且对通带的频率影响减少; 如下图,M2,M3的回损都改善了,而阻带宽度增加;...
2021-08-20 15:41:06
1469
原创 一种适用于增强型射频MOS管的恒流电路
1)该恒流电路由两个PNP三极管,R56,R57,R58,R55这四个电阻构成;2)C98,C96,C97用于射频去耦, R59用于限流;3)U3为增强型的射频MOS管;
2021-08-19 17:36:07
1633
原创 L型、Π型、T型、多L连接型 匹配网络特性比较
L型网络为固定Q值匹配网络,匹配的时候要么是固定Q值的高通,或固定Q值得低通; Π型网络、T型网络为比L型网络高Q值的匹配网络, 其匹配的时候Q值一定会高于L型网络,具体高多少可以自行决定;Π型网络、T型网络可以实现为高通,低通,以及带通的类型; 多L连接型匹配网络为低Q值匹配网络,其匹配的时候Q值一定会低于单个的L型网络,它也可以实现为高通,低通,以及带通的类型;下图为L型网络匹配:下图为Π型网络匹配,适合匹配两个高阻抗;下图为Π型网络匹配,适合匹配两个低阻抗:...
2021-07-21 11:36:46
27173
2
原创 LC并联谐振电路设计
理论知识如下:1)现设计一个中心频率为1000Mhz , 3dB带宽BW=100Mhz , 使用的电感最低Q值为120 ,为了保证选择性,设源阻抗为1k, 负载也为1k , 根据上述参数设计一个LC并联谐振电路;...
2021-07-15 17:41:47
6330
4
原创 RC串联对RC并联的等效阻抗转换及仿真
理论知识如下:1)使用频率2470Mhz测试,如下RC串联电路,可得其阻抗为下图:2)根据公式其等效的,, 计算得到为,其中; pF ;3)仿真对应的RC并联电路,查看其阻抗 :4)可以对比他们的阻抗,看到一点偏差,应该是由于计算误差导致 ; 其阻抗也是基本接近的,所以算是仿真成功了;...
2021-07-15 10:45:10
8913
6
原创 RL串联等效转换为RL并联的方法及其仿真
RL串联等效转换为RL并联的理论知识如下:1)我们根据村田官网上的资料,使用LQW18AN5N6D10(5.6nH)电感来模拟仿真; 根据村田资料,我们可以知道该电感的Q值在2470MHz为130.4 ;2)根据该资料,我们使用ADS模拟一个RL串联的电感如下:其等效串联电阻的值为 , 使用 s参数仿真,可知其阻抗为:0.667+j*86.909 ;3)根据理论知识,把RL串联电路转换为RL并联等效电路:仿真图如下:其阻抗如下:...
2021-07-14 18:30:24
5788
原创 使用微带线设计一个低通滤波器
1.首先设计一个集总参数的滤波器,并观察其性能,如下:观察可以看到其1.2Ghz回损最好,我们就以1.2Ghz为参考频率设计一个微带滤波器;2. 在0.8mm厚的FR4板上,以1.2Ghz为参考频率,设计一个取代集总元件的微带低通滤波器;由ADS的line-cal软件可以计算出,对应的20欧姆,50欧姆,100欧姆的微带线宽度及波长。在根据直接介绍的,如何设计微带电容,微带电感的方法设计对应的集总器件; 微带电容设计可以参考该链接:https://blog....
2021-07-06 12:55:04
10367
3
原创 微带线阻抗转换
理论看下图:ADS仿真过程如下:1.使用1.2mm厚得FR4板子,取为50欧姆,为30欧姆,则==38.7欧姆;2.使用ADS自带的LINE-CAL工具,计算得对应得微带线宽度及对应得90°电气长度如下:3.在原理图布下电路为下图,并仿真; 可知在1.58Ghz回损最好,仿真与理论对得上:...
2021-07-05 18:09:37
4611
原创 微带线电容设计与仿真
1)取1.2mm的4层板,取第一层与第二层间的介质厚度为3mil,介电常数为4.7, 设F= 1Ghz时,Ω;Ω以符合开路条件;2)取= 1.2pF , 计算Z = 1/(2*3.14**1.2*) = j*132.6 Ω;3)根据ADS的 line-cal 软件计算该阻抗Ω的微带线宽度应为79mil 和对应的 有效波长应为5642mil ,并计算 其对应的长度应为 l = tanh() * () = 40mil;4)根据ADS的 line-cal 软件计算该阻抗50Ω的微带线...
2021-02-03 17:57:11
7032
5
原创 微带线等效电感仿真与设计
根据理论,设计一个相对于1GhZ频率为Ls=5.6nH的微带线;使==50Ω1)取>>,取为150Ω;2)计算 X= 2*3.14**= 35 Ω (感抗)3)取一个1.2mm厚的pcb,介电常数为4.7, 填充介质厚度为41.9mil,计算得微带线的宽度为4mil;为150Ω;= 6767mil; 代入(3)公式可以计算出 l 的长度为: l = tanh() * (/ 2) = 248.1 mil;4)使用ADS仿真,在layout画出对应的图形...
2021-02-03 12:57:31
11378
6
原创 CAD图形不闭合问题的解决方法
1.使用PE命令2.然后输入M(使用选择多条M)3.选择需要闭合图形的多条曲线;4.回车,选择Y;5.选择合并J;6.模糊距离使用默认0.00007.回车确认;
2020-07-07 09:37:23
23473
原创 人体静电放电的理解
从事电子行业的朋友都应该知道人体是带静电的,静电常常破坏电子元器件,很多电路中都需要做静电防护;如图为一个8kV的人体放电模型,它由R1,C1组成,其电容存储了8kV的电压;所以其储存的能量为Q=0.5*C*U*U; 经计算约为0.008焦耳的能量;如果把该人体模型如图片那样经过C2接到放大器BJT1上,那该模型就会对放大器产生如下影响:1.在接触的瞬间,端点1到地之间电压差为8kV,这瞬间就会对C2充电,由于电压高达8kV,所以其充电电流从地经过三极管BE结向C2充电,该瞬间的充电电流..
2020-05-11 15:57:57
2291
原创 AM收音机前级电路理解(调频头电路)(AM收音机输入电路)
我们知道AM收音机的使用范围为540 KHz-1600KHz,因为波长很长,所以它可以通过天波传输电磁信号,一般可以覆盖很远范围,通常用于作为国际广播电台。一般在网上找到的电路图如下:其包括3三部分组成:谐振输入,本振,输出选频。我在接触这个电路的时候,对该电路的起振原理是十分疑惑的,根据以往的知识,我知道的电容三点式,电感三点式振荡器好像在这里都不适合。另外网上找465kHz的中周...
2020-03-31 09:31:06
5749
原创 利用multisim仿真基极调频电路(无线咪头电路)
上图1.如图使用V2代替咪头,经过R4,C7使低频信号进入Q1基极;R1,R3确定Q1的Q点;L1,C1,C2,C3决定振荡频率(谐振频率为C2和C3串联再和C1并联再和L1并联所得); C2和C3构成反馈部分 , 其比值容易影响起振的容易程度;经过R2大电阻后在接仪器,避免仪器影响电路的Q值,导致不振荡或不稳定等。(本实验只看波形,不追求输出值的大小)2.在做...
2020-03-22 16:44:21
11311
2
原创 利用集电极负反馈到基极,以及添加电阻的方法增加中间级放大器的稳定性方法
今天利用ADS仿真了一个410Mhz的RF三极管放大电路,发现电路很容易不稳定。最后发现利用负反馈的方法可以使稳定性大大提高。只是该稳定方法只适合中间级放大器,不适合LNA和PA。因为前置电阻所以会造成噪声增加,因为集电极到基极负反馈,所以导致影响输出功率的效率。最后它只适合中间级。电路如下:圆圈所在就是增加稳定性的元件。该方式由于反馈的增加,s11,s22难...
2020-03-20 16:07:22
1076
空空如也
TA创建的收藏夹 TA关注的收藏夹
TA关注的人