1 低功耗设计(Designing for Low Power)
随着集成电路(IC)设计规模和工作频率的不断提高,芯片的功耗也随之上升。五年前,只有少数设计团队关注功耗问题;而如今,几乎所有移动应用的设计团队以及许多使用市电供电的应用设计团队都必须认真考虑这一限制条件。
为了解决功耗问题,在设计流程的早期阶段就对芯片的功耗进行准确估算至关重要。如果估算出的功耗高于目标值,设计人员需要能够及时采取措施降低功耗。常见的功耗降低技术包括使用电压域(Voltage Domains)、可开关的电源域(Switchable Power Domains)以及门控时钟(Clock Gating)等。
由于电压域和电源域需要特殊的逻辑电路支持,并且会使电源网络(Power Grid)设计更加复杂,因此验证其实现是否正确变得尤为关键。
请阅读以下章节,了解 SpyGlass Power Estimation and Exploration 解决方案如何帮助估算和优化设计的功耗:
-
简介(Introduction)
-
低功耗设计背景(Low-Power Design Background)
-
功耗估算与探索方法论:目标概述(Power Estimation and Exploration Methodology: Goal Overview)
-
SpyGlass 功耗设置:数据文件与环境配置(SpyGlass Power Setup: Data Files and
订阅专栏 解锁全文
1181

被折叠的 条评论
为什么被折叠?



