
Verilog
不聪明的阿哲
努力学习FPGA中
展开
-
异步FIFO的实现
多bit的数据流跨时钟域处理常采用异步FIFO异步FIFO的结构框图如图所示异步FIFO的代码如下:module asyn_fifo#(parameter DSIZE = 8, parameter ASIZE = 4)( output [DSIZE-1:0] rdata, //读数据 output reg wfull, //写满 output reg rempty, //读空 input [DSIZE-1:0]原创 2021-08-28 20:48:39 · 356 阅读 · 1 评论 -
对于阻塞赋值以及非阻塞赋值的一些理解
VERILOG时钟分频设计1.偶分频模块设计偶分频意思是时钟模块设计最为简单。首先得到分频系数M和计数器值N。M = 时钟输入频率 / 时钟输出频率N = M / 2如输入时钟为50M,输出时钟为25M,则M=2,N=1。偶分频则意味着M为偶数。以M=4,N=2为例,我们希望得到的输出时钟时序如下:...原创 2020-09-01 15:05:02 · 617 阅读 · 0 评论