- 博客(12)
- 资源 (10)
- 收藏
- 关注
原创 归一化频率
在matlab以及vivado的滤波IP信号处理工具规定单位频率为奈奎斯特频率(采样频率的一半),所以工具的滤波器设计函数的截止频率均为奈奎斯特频率作为基准做归一化。对于一个采样率为32Khz的系统,4Khz则对应的归一化频率为4Khz/(32Khz/2)=0.25。若要将归一化频率转换为单位圆上的弧度,则将归一化值乘以。
2024-11-12 13:42:36
436
1
原创 Quartus II 时序约束文件生成
在进行Quartus II Prime进行FPGA程序开发后期,我们常常需要对有些路径进行时序优化来改善时序紧张或者时序违例的情况。下面针对SDC文件的生成流程做记录。
2024-11-12 11:42:15
707
原创 DAC7311特性与Verilog实现
DAC7311是一款数字模拟转换器(Digital-to-Analog Converter,简称DAC)芯片,由德州仪器(Texas Instruments)开发和生产。DAC7311是德州仪器DAC731x系列的一部分,该系列芯片旨在提供高性能和低功耗的DAC解决方案。DAC7311采用了12位的分辨率,可将数字信号转换为模拟电压输出。它具有单通道输出,并且可以通过串行接口(如SPI或I2C)与控制器进行通信。DAC7311的输出电压范围为0V至Vref,其中Vref是外部提供的参考电压。
2024-03-15 17:49:18
1366
1
原创 AD7477的特性与verilog实现
AD7477是一款单通道精密模数转换器,可满足中低速的模数转换需求提示:以下是本篇文章正文内容,下面案例可供参考总体来说,AD7477的verilog实现是标准的SPI协议,依据datasheet上的时序图,就能完成ad7477的开发。
2024-03-15 16:39:25
1033
1
原创 AD7606C调试记录
最近在调试ad7606c,之前使用硬件模式,通过硬件管脚配置高低电平即可实现正常的数据采集的工作,操作简单;但是可配置参数有限,如:滤波器通带范围、模拟信号量程范围等等在硬件工作模式下是无法调节的或者调节范围有限。模拟信号的量程范围在硬件模式下只能选择±10V、±5V;而在软件模式下滤波器参数的低通可以设置低带宽和高带宽模式;量程则可在±2.5V、±5V、±6.25V、±10V、±12.5V范围内选择。在软件模式下配置时,上电后需要做适当的延时,给ad7606c足够的上电时间,否则寄存器配置失败。
2023-05-08 10:20:38
1431
12
原创 KV260调试记录
1、通过网口连接kv260开发板和电脑网络首先设置KV260 IP:sudo ifconfig eth0 192.168.21.117 netmask 255.255.255.0(假设电脑主机IP为:192.168.21.116,电脑和开发板IP要在同一网段)
2022-05-23 11:58:45
723
ARM SOC体系结构中文版
2014-07-22
空空如也
TA创建的收藏夹 TA关注的收藏夹
TA关注的人