- 博客(13)
- 收藏
- 关注
原创 西安电子科技大学——电子线路实验Ⅲ考试复习资料
(4)在6MHz左右改变DSG815的输出信号的频率,观察数字电压表显示正负最大值是否基本对称,若显示基本相等,中心频率输出又是零值,则可以测量鉴频特性。否则,可适当调节Rw,使Uo正负最大值的绝对值基本相等( Rw的改变会改变3.中的 C6零点,故W1和C6应反复调节数次),方可测量鉴频特性。去掉高频毫伏表,改变电压E,从15V逐渐下降,每一隔一伏测一点(直至停振为止),读出对应的f数值,同时用示波器观察输出波形,将数据如下。
2024-12-24 13:44:29
761
原创 西安电子科技大学 微原实验4 I/O中断实验
正在执行低优先级时,响应高优先级异常,待高优先级处理结束后再继续执行低优先级的异常处理。通过本次实验了解了STM32 的系统异常和外部中断,并且掌握了I/0 中断的编程方法。每个异常都有优先级,优先级值越小,其优先级越高。正在执行高优先级时,不响应低优先级异常,待高优先级处理结束后再执行低优先级的异常。按sw3 实现左流水 led4->led3----led1 一次。采用8个中断使能寄存器和8个中断禁止寄存器来控制240个中断。按键中断实现流水灯(依次点亮4个LED),其余时候led0闪烁。
2024-12-13 12:44:50
996
原创 西安电子科技大学 微原实验3 时钟与RS232串口通信实验
串行通信字符格式为:1位起始位,8位数据位,1位停止位。系统加电后,系统时钟提供默认的时钟信是供CM3核及总线工作。STM32有5个时钟源:HSI,HSE,LSI,LSE,PLL.本实验便用PLL时钟,为锁相环倍频输出,其时钟输入源.可选择为HSI/2,HSE或HSE/,倍频可选相为2-16倍,但是其输出频率最大不得超过72MH。系统时钟SYSCLK可来源干HSL、HSE与PLL时钟,STM32可以选择一个时钟信号输出到MCO脚(PA8)上,可以选择为PLL输出的2分频、HSI、HSE或系统时钟。
2024-12-12 13:56:34
971
原创 基于proteus的stm32f401re的仿真--西安电子科技大学大二微控制器个人项目温度检测控制仿真系统
proteus仿真stm32f301re
2024-05-17 20:01:19
3860
7
原创 西安电子科技大学 微原实验1 子过程的算数逻辑运算实验
例子:变量Z存储八位学号(12345678),编写程序完成。 实际:变量Z存储八位学号(09100336),编写程序完成。 理解了子过程的调用原理及过程,掌握了基本的算术逻辑操作。理解子过程的调用原理及过程。掌握基本的算术逻辑操作。
2023-12-06 00:17:52
1197
2
空空如也
TA创建的收藏夹 TA关注的收藏夹
TA关注的人