Modelsim se仿真Xilinx IPcore

本文详细介绍了如何使用Modelsim进行Xilinx和Altera IP Core的仿真过程。针对Xilinx IP Core,需要根据错误提示定位并添加相应的仿真文件;对于Altera IP Core,则需确保所有必要的库文件被正确包含。文章提供了具体的do文件示例,指导读者完成仿真设置。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

Modelsim se仿真Xilinx IPcore

方法:先写好do文件常规框架,根据modelsim报错再添加ise IP核库仿真文件。注:记得添加并仿真glbl.v全局控制仿真文件到sim/ise_lib下

步骤:

  1. 查看modelsim提示的错误信息:Error:./../ise_prj/ipcore_dir/sync_fifo_8x256.v(493):Module’FIFO_GENERATOR_V9_3’is not defined
  2. 找到ise安装路径:在快捷键上右键-属性-打开文件位置

*./14.7/ISE_DS/ISE/verilog/src  在这个路径下搜索FIFO_GENERATOR_V9_3文件,选中FIFO_GENERATOR_V9_3.v文件复制到sim仿真目录下建ise_lib文件夹下。

3.    每个Xilinx仿真都加到ise_lib下,并且在do文件内也要编译vsim -voptargs=+acc work.tb_ex_ise_fifo work.glbl

 

 

仿真Xilinx FIFO do文件示例:

quit -sim

.main clear

 

vlib work

 

vlog ./tb_ex_ise_fifo.v

vlog ./../design/ex_ise_fifo.v

vlog ./../ise_prj/ipcore_dir/*.v

vlog ./ise_lib/*.v

 

vsim -voptargs=+acc work.tb_ex_ise_fifo work.glbl

 

add wave tb_ex_ise_fifo/ex_ise_fifo_inst/*

 

run 10us

 

 

仿真Altera IPcore 文件示例:

quit -sim

.main clear

 

vlib work

vlog ./tb_ex_dds.v

vlog ./altera_lib/altera_mf.v

vlog ./altera_lib/220model.v

vlog ./../design/*.v

vlog ./../quartus_prj/ipcore_dir/sp_ram_256x8.v

vlog ./../quartus_prj/ipcore_dir/mult_8x8_l0.v

 

vsim -voptargs=+acc work.tb_ex_dds

 

add wave tb_ex_dds/ex_dds_inst/*

 

run 10us

 

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值