- 博客(10)
- 资源 (11)
- 收藏
- 关注
原创 简单采用windows批处理命令批量合并命名安卓B站缓存视频
网上找一大圈,都是让下载某款付费软件,要不合并视频有水印,本文采用windows批处理方法,将视频进行合并,并且自动为转换后视频命名,无文件时长等使用限制,无水印问题。
2024-05-16 19:00:24
476
原创 CodeBlocks中安装使用OpenCV3.4.14
最近想在Windows下搭建OpenCV环境,看大部分都是采用VC进行搭建,考虑到VC环境太大(N多GB),所以选择小巧开源的CodeBlocks。参考网上的一些资料,在CodeBlocks 20.03中安装好了OpenCV3.14版本,以下是环境搭建过程,供参考。1. 下载和安装CodeBlocks首先从网站下载CodeBlocks。https://www.codeblocks.org/downloads/binaries/Windows选择此项下载,可以省去再装MinGw的麻烦。
2021-07-14 09:19:59
1482
4
原创 Xilinx 8B10B转换
Xilinx 官方提供了含有源码的8B10编解码。wenhttps://www.xilinx.com/support/documentation/application_notes/xapp1122.pdf
2021-06-11 10:54:12
614
1
原创 使用db doctor批量更新库
之前旧版本的封装库,在更新candence软件后,需要使用db doctor对其进行更新,但是一个一个更新太慢。搜了半天,没有找到如何批处理更新,直接硬钢!于是将放置封装库文件目录下任意类型文件全部设置,将原来选中的文件名和后缀替换为*.*。点击check运行。然后电脑不停闪烁处理,等待处理完成,所有库封装就更新完毕!...
2020-03-28 18:07:37
2814
5
原创 Xilinx FPGA MIPI CSI-2 Transmitter Subsystem 仿真笔记
MIPI——Mobile Industry Processor InterfaceDSI用于显示屏,CSI用于摄像头。在某些场合想用FPGA模拟摄像头,可以用Xilinx FPGA MIPI CSI-2 Transmitter Subsystem0。MIPI协议,网上资料很多,此处不做赘述,此处仅对Xilinx FPGA MIPI CSI-2 Transmitter Subsystem做主...
2019-08-05 09:53:45
15977
25
原创 基于开源SATA核的PCIE-SATA设计
之前写的PCIE-SATA设计论文,摘抄到博客上,供大家参考。摘抄、转载请注明出处。1. 参考设计1.1 开源核设计使用FPGA实现SATA接口主机控制器,国内外在此方面已有研究成果可以借鉴和参考。美国北卡罗莱纳州大学可编程计算机系统实验室,Ashwin A. Mendon、Bin Huang和Ron Sass基于Open Cores的开源IP核,已经在Xilinx公司Virtex 6...
2018-07-02 23:06:15
5337
2
原创 基于Xilinx的RapidIO核配置和AXI-SRIO核设计
Rapid IO协议由于无主机,且各设备之间可以并行交换信息,所以广泛应用于对交换速率要求高,且交互复杂的应用中。Xilinx现在有支持Serial RapidIO Gen2的核,可以应用在此场景中,但Xilinx 的 Rapid IO 核对外接口仅有 AXI 流接口 , 且对各类数据流的处理需要外部单独设计, 不能方便的对消息、 门铃、 数据进行读写传输。1. Xilinx IP核配置Rapid...
2018-03-27 11:14:10
14425
1
原创 MAX10调试NIOS笔记
之前没怎么用ALTERA的器件,最近用MAX10做嵌入式NIOS,MAX10是ALTERA推出的低价FPGA,且内置FLASH,比较适合成本敏感,且要求功能又复杂的应用。1、生成SOF文件和elf文件。我用的是Quartus Prime 17.1,在Quartus软件中启动Platform designer软件,搭建NIOS系统。系统主要有时钟、NIOS CPU、RAM、FLASH等外设。搭建完成...
2018-02-11 23:26:54
6111
4
原创 采用Vivado 配置xilinx GTX的SATA设计
从Vivado开始,配置GTX的时候,多了一个SATA协议支持,但有些小地方还需要自己另外设置。整理了一下,分享给大家。首先打开Transceivers wizard:打开页签,线速率和参考时钟选择,在协议里面选择SATA2或者SATA3,设置参考时钟。选择编码和时钟设置,设置外部数据宽度为32位,内部40bit,8B/10B编码,使能收发缓存,全部使用发送时钟。打开设...
2017-11-20 18:01:25
15636
9
原创 采用CPLD或者FPGA显示TFT液晶屏
一般带显示控制器的MCU价格比较高,且驱动较大显示分辨率的液晶屏需要的显存较大,所以很多人采用CPLD(FPGA)+SDRAM用来取代显示控制器,从而MCU的选择范围可以更大。本文介绍了此种设计的部分内容。图1 硬件设计框图首先最重要的接口是LCD接口,需要严格按照LCD操作时序输出行场扫描,数据使能信号。图2 液晶显示屏数据和使能时序图图3 液晶显示屏行场
2017-07-10 19:40:24
9359
A HIGH PERFORMANCE, OPEN SOURCE SATA2 CORE
2018-07-02
jpeg-ls v2.2 from hp
2010-12-20
AT45DB041D中文手册
2010-06-13
AT45DB041D中文说明和参考程序
2009-09-17
keil与proteus 7.4联调插件vdmagdi(保证能用)
2009-04-28
我整理的三星44B0中文资料和BIOS
2009-02-12
空空如也
TA创建的收藏夹 TA关注的收藏夹
TA关注的人