verilog实现冒泡法排序

本文介绍了使用Verilog语言来实现冒泡排序的方法,包括详细的设计思路和测试平台的搭建,主要关注硬件描述语言在算法实现上的应用。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

verilog实现冒泡法排序

// 冒泡法排序 用verilog实现
module sort(
	input clk,
	input rst_n,
	input [3:0] data0,data1,data2,data3,data4,data5,data6,data7,data8,data9,
	input load,
	output  complete
//	output reg [3:0] data_out0,data_out1,data_out2,data_out3,data_out4,data_out5,data_out6,data_out7,data_out8,data_out9
	);
reg [3:0] data_out0,data_out1,data_out2,data_out3,data_out4,data_out5,data_out6,data_out7,data_out8,data_out9;	
parameter idle=2'b00,
		  loading=2'b01,
		  sorting=2'b10,
		  comp=2'b11;
reg [1:0] state, nstate;
reg [4:0] cnt;

// 状态转换
always@(posedge clk or negedge rst_n)
	if(!rst_n)
		state<=idle;
	else 
		state<=nstate;
		
// 计数cnt, 9个数据需要排序的clk为 18;	
always@(posedge clk or negedge rst_n)
	if(!rst_n)
		cnt<=0;
	else case(state)
	sorting: cnt<=cnt+1;
	default: cnt<=0;
	endcase

// 排序,若相邻数,前者大于后者,交换;	
always@(posedge clk or negedge rst_n)
	if(!rst_n)
		begin
        data_out0<=0;
        data_out1<=0;
        data_out2<=0;
        data_out3<
评论 2
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值