
高速信号
文章平均质量分 85
Geektec
这个作者很懒,什么都没留下…
展开
-
连续时间线性均衡CTLE
CTLE会放大由于通道特征而衰减的信号。每个接收器缓冲器都有可独立编程的均衡电路。这些均衡电路通过补偿物理介质的低通特征来放大传入信号的高频分量。CTLE既支持DC增益又支持AC增益。DC 增益电路对频谱范围内的传入信号进行等幅放大。AC 增益电路对传入信号的高频谱增益进行放大。Arria® 10 收发器支持双模CTLE。转载 2025-01-07 10:30:56 · 193 阅读 · 0 评论 -
判定反馈均衡 (DFE)
DFE放大信号的高频分量而不放大噪声内容。DFE通过在当前位中添加或减去以前所接收位的加权版本来最小化后光标ISI。这使RX CDR能够接收通过有损耗且有噪声的背板发送的正确数据。相对于CTLE来说,DFE的优势在于信噪比(SNR)得到改善。DFE放大高频分量的功率而不放大噪声功率。DFE 电路存储数据的延迟版本。存储的位乘以一个系数,然后与传入信号相加。每个系数的极性都是可编程的。11个固定抽头会转换为能够从接下来的 11 位删除 ISI(从当前位开始删除)的 DFE。DFE体系结构支持11个固定抽头。转载 2025-01-07 10:26:54 · 211 阅读 · 0 评论 -
高速的挑战 – 传输链路的损耗和均衡
当发送端增加3.5dB预加重时,会将频率较高的跳变沿信号(Transition Bits,指的是与前一bit逻辑状态不同的bit,如01码型中的1,或110码型中的0等) 的幅度增强3.5dB。高速总线升级迭代的矛盾在于,消费者对性能的需求驱动着信号速率成倍的增长,消费者对便捷性的需求使得传输线无法缩短,消费者对低成本的追求要求PCB板材和传输线不能太贵,这就导致ISI抖动变得越来越严重。让你在产品设计的初期,就能预估链路的ISI抖动,探索和尝试最佳的均衡组合以降低ISI抖动,大幅减少产品研发的时间。转载 2025-01-07 10:22:02 · 81 阅读 · 0 评论 -
详解RS-485上下拉电阻的选择
当485总线上的电压在-200mV~+200mV时,485收发器可能输出高电平也可能输出低电平,但一般总处于一种电平状态,若485收发器的输出低电平,这对于UART通信来说是一个起始位,此时通信会不正常。假设模块的输出电源电压V¬O相同,由于RGND接在一起,因此可以认为模块内部的上拉电阻是并联在一起的,为了方便解释,对图 2的电路进行整理,如图 3所示,在模块外部增加上下拉电阻可以选择只增加一组,也可以选择在每个模块都增加上下拉电阻,为了解释方便,我们在485总线上增加一组上下拉电阻。转载 2024-07-18 14:27:37 · 1098 阅读 · 0 评论 -
PCB电路板论空旷区铺铜的重要性
1、设计时不要留空旷区,尽量在空旷区铺铜;2、如果实在没有位置铺铜,那么线与线、线与焊盘、焊盘与焊盘的距离则按2oz铜厚、最小间距8mil设计;3、铺铜远离正常的线路焊盘,走线、铜皮、钻孔要有0.5mm以上的距离,铺铜尽量铺实铜,不要铺小网格铜;4、金手指下方所有内层线路层都必须铺铜,避免手指处板厚偏薄,同时不能选择板厚偏薄的层压结构;5、天线位置需按产品设计手册要求铺铜,铺假铜时要考虑避免对天线产生干扰。原创 2024-06-13 15:44:36 · 4000 阅读 · 0 评论 -
高速信号传输辅助利器——Retimer与Redriver
自从新冠疫情席卷全球,每个人的生活以及工作形态都经历了相当程度的重大转折。其中,最为明显的变革就是快速走向“数字化转型”。随着5G的积极部署以及AI技术的广泛应用,这些技术都即将启动数据的高速传输。因此,新一代PCI Express标准以及USB 20/40/80Gbps的出现,甚至Intel也推出了支持20/40/80Gbps的Thunderbolt 3/4,这些高速数字接口在计算、传输、存储或显示等技术领域,都正在加速进行世代交替。如图一所示。原创 2024-06-05 14:15:55 · 7051 阅读 · 0 评论 -
PCIe 参考时钟架构 (Refclk Architecture)
注意:Common Clock 及 Data Clock 时,考虑到长距离时钟线上的耦合噪声,标准中给定的 Limit 是要比仿真结果小的,比如系统仿真 Gen5 的 Clock Jitter Limit 是0.25 ps RMS,标准中给定的是 0.15 ps RMS。对于收发端采用独立参考时钟的方案,其收发端独立使用不同的参考时钟源,无需单独传递时钟,对布局布线的要求更宽松。注意:30 KHz ~ 33 KHz 是指频率随时间周期变化的频率,不是展宽的带宽,带宽为时钟频率的 0.5%。转载 2024-05-16 09:07:45 · 3023 阅读 · 0 评论 -
高速隔直(AC耦合)电容的作用机理和摆放位置
相对于需要进行复杂电路匹配的低频电路而言,高频电路的结构相对简单,但简单的结构往往意味着需要考虑更多的问题。以常见的AC耦合电容为例,要么在芯片之间加两颗直连,要么在芯片与连接器之间加两颗电容。尽管看起来简单,但在高速情况下一切都不同。高速使得这颗电容变得不够理想,如果这颗电容设计不好,可能会导致整个项目的失败。因此,对于高速电路而言,没有优化好这颗AC耦合电容将是致命的。首先要明确AC耦合电容的作用。一般来说,我们使用AC耦合电容来提供直流偏压,即滤除信号的直流成分,使信号关于0轴对称。原创 2024-03-27 17:24:38 · 6380 阅读 · 0 评论 -
频谱分析仪应用解惑之带宽
严格的说,VBW并不改变测量的结果,也不会参与“频率选择,峰值检测”的测量过程,它仅仅是数据在屏幕显示之前的一个移动平滑,对于结果的视觉效果有一定的影响。也就是说矩形系数越好,分辨能力越细的滤波器实现成本越高,所以说,把一个理论上本来就很干净的正弦波检测为一根同样干净的细细的谱线,实现成本是非常巨大的,我们的工作就是在理想和现实之间寻找一个成本合适的平衡点:这个滤波器既要有良好的形状选择性,又要易于实现,还要对于各种测量场景(功率,噪声,分析等)表现较为一致的结果。这首先涉及到频谱分析仪的频率检测原理。转载 2023-10-24 15:58:23 · 3595 阅读 · 0 评论 -
电源线的噪声共模干扰和差模干扰优化设计
当共模电流流过线圈时,由于共模电流的同向性,会在线圈类产生同向的磁场而增大线圈的阻抗,使线圈表现为高阻抗,产生较强的阻尼效果,以此衰减共模电流达到滤波的目的。而实际二极管,当二极管正向导通时,PN结类的电荷被积累,当二极管承受反向电压时,PN结类的电荷释放并形成一个反向恢复电流,它恢复到零点的时间与结电容的大小有关。开关电源的分布参数是多数干扰的内在因素,开关电源和散热器之间的分布电容、变压器初次级之间的分布电容、原副边的漏感都是噪声源,此外在高频信号下的元件都有高频特性。转载 2023-10-19 10:29:49 · 1642 阅读 · 0 评论 -
眼图的形成原理
眼图的测量对于高速串行总线的重要性不言而喻,眼图反映了总线通道环境的优劣,信号的好坏等等,正确的识别眼图是一项基础技能,如果具体识别眼图呢?下面详细地与你分享!转载 2023-10-09 14:51:14 · 1757 阅读 · 0 评论