FPGA学习笔记(二)——数据流建模

本文介绍了数据流建模,它根据数据在寄存器间流动和处理过程描述电路。其特点是能从更高抽象层次建模,重点在电路功能,可提高设计效率,还能借助计算机辅助转化为门级设计。同时列举了连续赋值assign、隐式赋值wire等典型Verilog语句。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

1 什么是数据流建模?

数据流建模是根据数据在寄存器之间流动和处理的过程对电路进行描述。

2 数据流建模有什么特点和优点?

能从更高的抽象层次建模,将设计的重点放在电路的功能上,能有有效提高设计的效率。

不再使用门级语言对电路描述,表达式,操作符,和操作数变成数据流建模的基础;

并且,由于计算机辅助的存在,可以将数据流设计直接转化为门级设计。

 

3 数据流建模的典型应用是怎么样的?有哪些典型Verilog 语句?

 连续赋值 assign  : 用于对线网进行赋值,

                              : 其左值必须是标量或者是向量线网,或者是标量和线网的拼接

                              :   用于延迟赋值 比如 assign #10   out   =  i1 & i2 ;

隐式赋值 wire        :   用于对线网赋值,wire out = i1 & i2 ; 会自动匹配 out 和 i1i2的类型,而不像assign 在使用之前先要对 out赋                                    值赋予类型。

                              :    用于延迟赋值 比如  wire #10 out = i1 + i2 ;

 

4 数据流建模的简单实例

 

 

 

 

 

 

 

 

 

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值