在前面分别引入了,LUT的知识,全局时钟网络,以及FPGA内部的资源。 LUT的知识: 在FPGA设计中实现的逻辑运算在不借用其他的硬核的基础上都是在LUT中通过查表的方式进行完成的,比如实现的c = a & b;就是将a&b的所有结果写入lut中通过编码的地址进行查表;同理我们在实现不适合FPGA计算的时候,也可以将结果提前写入LUT或者存储设备RAM中,通过地址进行查询,来加快计算速度。全局时钟网络FPGA内部的资源 那FPGA是如何实现用户设计的呢? 简单明了…