4.FPGA如何实现设计

在前面分别引入了,LUT的知识,全局时钟网络,以及FPGA内部的资源。

  • LUT的知识: 在FPGA设计中实现的逻辑运算在不借用其他的硬核的基础上都是在LUT中通过查表的方式进行完成的,比如实现的c = a & b;就是将a&b的所有结果写入lut中通过编码的地址进行查表;同理我们在实现不适合FPGA计算的时候,也可以将结果提前写入LUT或者存储设备RAM中,通过地址进行查询,来加快计算速度。
  • 全局时钟网络
  • FPGA内部的资源

那FPGA是如何实现用户设计的呢?

简单明了…
在这里插入图片描述

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

啥都不会的研究昇

你的鼓励是我最大的动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值