
ADuC845设计总结
文章平均质量分 79
seadoncas
这个作者很懒,什么都没留下…
展开
-
ADuC845设计总结(一)
1.1 存储器结构 内部数据存储器地址范围00H-FFH,256B大小,其中低半部分用于存放通用数据,即内部RAM,高半部分为特殊功能寄存器SFR,地址80H-FFH。内部RAM又分割成通用寄存器组(共4组,每组8个字节共32字节,00H-1FH)、可位寻址RAM(16字节,20H-2FH)、通用RAM(30H-7FH共80字节)。 注:复位后堆栈指针位于07H,压栈时指针先加1,即从08H寄原创 2012-03-12 18:54:17 · 2444 阅读 · 0 评论 -
ADuC845设计总结-通用IO端口
P0、P2、P3口为双向端口,每个位具有一个端口锁存器,用做输入输出锁存。P2、P3具有内部上拉电阻,其中P0口为开漏极IO,无上拉电阻,需要外部硬件提供。向P0、P2、P3端口的一个引脚写1时,数据首先被载入端口引脚的锁存器中,锁存器驱动一个连接到端口引脚的场效应管。上电复位后所有端口锁存器被置1,即对相应位写1(此时可做为输入)。P0、P2、P3口为低时灌电流1.6mA,为高时驱动电流仅20u原创 2012-06-13 14:47:25 · 1476 阅读 · 0 评论