- 博客(77)
- 收藏
- 关注
原创 SAR ADC设计——SAR Logic原理
SAR ADC设计——SAR Logic原理参考:集成电路设计实践 SAR ADC 清华大学 李福乐文章目录SAR ADC设计——SAR Logic原理一. Overview二. TSPC(True Single Phase Clock)三. SC_Gen(Sequential Control Generator)四. LATCH_Dynamic五. 时序控制逻辑总结六. SW产生七. DO产生八. GT产生九. SAR Logic模块总结一. Overview输入:CKC,CompB,SAMPL
2022-03-09 19:32:45
13111
6
原创 SAR ADC设计——MPCG原理
SAR ADC设计——MPCG原理参考:集成电路设计实践 SAR ADC 清华大学 李福乐MPCG产生的CKC的第一个脉冲来自于GT(也就是f1)的上升沿与R<i>的逻辑与。是GT触发的。第一个CKC脉冲用作比较器的触发时钟,一次比较会产生一个RDY脉冲信号,此脉冲信号再通过NPG产生一个一定周期的负脉冲,负脉冲结束时的上升沿与GT(也就是f1)逻辑与产生下一个CKC脉冲。重复以上步骤,直到GT信号拉低,结束比较。...
2022-03-08 19:02:29
2504
2
原创 栅压自举采样电路(bootstrap技术)
栅压自举采样电路(bootstrap技术)参考:CMOS模/数转换器设计与仿真 [编著] 张锋 陈铖颖 范军文章目录栅压自举采样电路(bootstrap技术)一. 电路结构二. 工作原理一. 电路结构二. 工作原理...
2022-01-15 15:41:13
8135
翻译 A 8b Time-Interleaved Time-Domain ADC with Input-Independent Background Timing Skew Calibration
(ADC)作者:Minglei Zhang, Yan Zhu, Chi-Hang Chan, Rui P. Martins 机构:State-Key Laboratory of Analog and Mixed-Signal VLSI, IME, University of Macau, Macao, China 期刊:Symposium on VLSI Circuits 时间:2021
2021-09-26 15:59:48
1353
原创 A 10-bit 2.6-GS/s Time-Interleaved SAR ADC With a Digital-Mixing Timing-Skew Calibration Technique
(ADC)作者:Chin-Yu Lin, Yen-Hsin Wei, and Tai-Cheng Lee, Senior Member, IEEE 机构:Department of Electrical Engineering and Graduate Institute of Electronics Engineering, National Taiwan University, Taipei, Taiwan 期刊:IEEE JOURNAL OF SOLID-STATE CIRCUITS (JSSC)
2021-08-12 12:44:43
1343
原创 NVDLA学习笔记(1)
【NVDLA入门】NVIDIA 深度学习加速器 (NVDLA) 是一个免费和开放的架构,促进设计深度学习推理加速器的标准方法。NVDLA 采用模块化架构,可扩展、高度可配置,旨在简化集成性和便携性。硬件支持广泛的 IoT 设备。
2021-07-08 20:07:00
10303
4
原创 A 28-nm 10-b 2.2-GS/s 18.2-mW Relative-Prime Time-Interleaved Sub-Ranging SAR ADC
(ADC)作者:Dong-Jin Chang, Michael Choi and Seung-Tak Ryu 机构:School of Electrical Engineering, Korea Advanced Institute of Science and Technology, South Korea 期刊:IEEE JOURNAL OF SOLID-STATE CIRCUITS(JSSC) 时间:2021
2021-06-12 23:24:14
1214
2
原创 An 8Bit 4GS/s 120 mW CMOS ADC
(ADC)作者:Hegong Wei, Peng Zhang, Bibhu Datta Sahoo and Behzad Razavi 机构:Electrical Engineering Department, University of California, USA 期刊:IEEE JOURNAL OF SOLID-STATE CIRCUITS(JSSC) 时间:2014
2021-06-02 15:28:35
1062
原创 An 8-Bit 10-GS/s 16×Interpolation-Based Time-Domain ADC
(ADC)作者:Minglei Zhang, Yan Zhu, Chi-Hang Chan and Rui P. Martins机构:Institute of Microelectronics, University of Macau, China期刊:IEEE JOURNAL OF SOLID-STATE CIRCUITS(JSSC)时间:2020
2021-05-29 15:51:36
2301
原创 VLSI数字信号处理系统——第十章流水线结构的并行自适应递归滤波器
VLSI数字信号处理系统——第十章流水线结构的并行自适应递归滤波器作者:夏风喃喃参考:VLSI数字信号处理系统:设计与实现 (美)Keshab K.Parhi/著文章目录VLSI数字信号处理系统——第十章流水线结构的并行自适应递归滤波器一. 引言二. 数字滤波器中的流水线交织操作2.1 低效率的单通道/多通道交织2.2 高效的单通道交织2.3 高效率的多通道交织三. 一阶IIR数字滤波器中的流水线实现3.1 一阶IIR滤波器的超前流水线结构3.2 在2的幂次分解中实现超前流水线3.3 在通用分解中实
2021-05-21 09:34:15
2287
1
空空如也
空空如也
TA创建的收藏夹 TA关注的收藏夹
TA关注的人