- 博客(8)
- 资源 (1)
- 收藏
- 关注
原创 LDPC译码原理(公式推导)及其matlab代码实现(超详细)
低密度奇偶校验码(Low-Density Parity-Check Codes)凭借其逼近Shannon限的纠错性能,受到了信道编译码学者的广泛关注,已成为DVB-S2、IEEE802.16e、CCSDS、5G等无线通信标准首选的信道编码方案。2001年,S.Chung等人的研究结果表明,码率1/2、码长10^7的非规则LDPC码在AWGN信道下采用置信传播算法进行迭代译码,当错误概率为10 ^-6时,距离Shnnon限仅相差0.0045dB。.........
2022-04-20 13:25:59
55318
59
原创 星河所沓,十二焉分,日月安属,列星安陈——记中国首次自主火星探测任务(一次英语课上的汇报)
文章目录背景汇报PPT正文汇报发言稿背景2021年5月15日,中国国家航天局宣布,通过回传遥测数据显示,中国首次自主火星探测任务着陆器成功着陆火星。2021年5月19日,国家航天局发布我国首次火星探测天问一号任务探测器着陆过程两器分离和着陆后火星车拍摄的影像。图像中,着陆平台和“祝融号”火星车的驶离坡道、太阳翼、天线等机构展开正常到位。中国用一次任务,完成了对火星的环绕探测和着陆探测,火星上终于留下了中国人的足迹。汇报PPT正文视频连接:https://www.bilibili.co
2021-05-22 07:18:43
950
2
原创 基于与非门和多路开关结构的一位全加器实现方法
目录一位全加器真值表及输出逻辑基于与非门的实现结构基于多路开关的实现结构一位全加器真值表及输出逻辑基于与非门的实现结构基于多路开关的实现结构
2021-04-14 11:23:55
6394
1
原创 Vivado行为仿真基本流程(入门级)----- 以与非门逻辑功能为例
目录Vivado简介建立工程Vivado简介Vivado设计套件是FPGA厂商Xilinx开发的一套集成设计环境,该设计套件功能强大,目前最新的为Vivado Design Suite - HLx 2020.2版本。1Vivado集成了仿真工具,不像Quartus不自带仿真工具,需要借助第三方仿真工具如Modelsim来查看仿真结果。本设计流程采用的版本为Vivado 2017.4。安装包放在百度网盘内,有需要下载的小伙伴请自取:链接:https://pan.baidu.com/s/1HVIqs1FE
2021-03-24 10:23:50
24312
2
原创 8B/10B编码基本原理
一、为什么需要8B/10B编码简单的说是为了实现直流均衡。在高速串行通信中,8B/10B编码是一种经常用到的编码方式。而高速串行总线中,通常采用交流耦合方式,即在发送端(TX)串接电容,根据电容“隔直流,通交流”的特性,或者理想电容的阻抗公式:信号频率越高,电容阻抗越低。当数据位流中出现多个连续的1或0时,可以认为该时间段信号是直流的,电容的损耗变大,导致信号的幅度降低,直流信号被滤除,到最后无法识别是1还是0。而且接收端收到连续的1或0时,没有充分的定时信息,对接收端的解码带来了困难。其原理如下图
2021-01-09 19:49:43
31271
11
翻译 7系列FPGA数据手册:概述------中文翻译版
7系列FPGA数据手册:概述------中文版总体介绍7系列FPGA功能摘要Spartan-7系列FPGA功能摘要总体介绍Xilinx®7系列FPGA包括四个系列(Spartan®,Artix®-7,Kintex®-7,Virtex®-7),能够满足系统全部范围的要求,价格低廉,尺寸小,对成本敏感,超高端的连接带宽,逻辑容量及信号处理能力的大量应用,满足了系统对高性能的要求。7系列的FPGA包括:Spartan®-7系列:价格低廉,供电电源低,I/O性能高。可提供低成本,非常小的外形尺寸封装,以实现
2021-01-06 18:03:43
30748
6
空空如也
空空如也
TA创建的收藏夹 TA关注的收藏夹
TA关注的人