修改代码后如何使用modelsim仿真

本文详细介绍了VHDL设计的仿真流程,包括如何根据修改内容选择性编译,如何重启仿真,以及如何处理文件更新提示。同时,强调了检查波形窗口和sim窗口以确保信号正确显示的重要性,对于未出现的信号给出了手动添加的方法。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

1、对修改的部分进行重新编译,只修改了testbench文件则重新编译tb文件,只修改了模块文文件则只编译模块文件,很多文件都修改了,按住Ctrl选择多个文件一起重新编译。

2、然后在波形窗口或者工程窗口,重启仿真(Restart),不需要再次选择tb文件运行仿真

 

 3、提示文件被修改,选择Reload即可

 4、查看波形窗口运行仿真,波形就出来了。

5、如波形信号没有,观察sim窗口,出现run -all未出现红色错误即可。看wave中信号有没有加入到波形显示窗口,如果未出现,则手动添加信号到波形如下图

 

 

 

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值