尼尔森调查:看电视与上网并非冤家对头 相辅相成

市场调研机构尼尔森发布报告称,互联网用户中有31%的时间是在边看电视边上网中度过的。数据显示,长时间上网的人群平均每天观看250分钟电视,而完全不上网的人群平均每天观看220分钟电视。尼尔森指出,这两种行为不仅不冲突,反而相互补充。青少年最有可能同时进行这两种活动,而成年人中35-54岁群体同时上网和看电视的时间更长。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

据市场调研厂商尼尔森称,除了都不愿意离开座位外,电视迷和网虫还有许多共同之处。

尼尔森表示,互联网用户在31%的上网时间里同时还开着电视机。看电视时间较短的人也不喜欢上网。

尼尔森在上周五发表的一份报告中表示,上网和看电视并不矛盾,而是相辅相成的。上网时间最长的五分之一互联网用户平均每天观看250分钟电视,从不上网的人平均每天观看220分钟电视。

尼尔森一名高级副总裁霍华德·舒梅尔(Howard Shimmel)表示,目前要得到有关用户行为的确切结论还为时过早,但早期迹象表明,上网与看电视并非是互相矛盾的,而是互补的。

尼尔森说,青少年是最可能同时上网和看电视的人群。35-54岁之间的成年人同时上网和看电视的时间更长。(转自:CNET科技资讯网

 

 

————————————————————————————————

 

以下铭铭感言:

看到新闻第一句话,就禁不住点头:真的啊,在家里真的是这样……(不过尼尔森的年龄段有待考量?)

其实不但不矛盾,而且互补。在电视里若错过了剧情,是可以在网上补回的;在网上看到过的,再在电视里,会习惯性的把频道定位的……

内容概要:本文详细介绍了基于FPGA的144输出通道可切换电压源系统的设计实现,涵盖系统总体架构、FPGA硬件设计、上位机软件设计以及系统集成方案。系统由上位机控制软件(PC端)、FPGA控制核心和高压输出模块(144通道)三部分组成。FPGA硬件设计部分详细描述了Verilog代码实现,包括PWM生成模块、UART通信模块和温度监控模块。硬件设计说明中提及了FPGA选型、PWM生成方式、通信接口、高压输出模块和保护电路的设计要点。上位机软件采用Python编写,实现了设备连接、命令发送、序列控制等功能,并提供了一个图形用户界面(GUI)用于方便的操作和配置。 适合人群:具备一定硬件设计和编程基础的电子工程师、FPGA开发者及科研人员。 使用场景及目标:①适用于需要精确控制多通道电压输出的实验环境或工业应用场景;②帮助用户理解和掌握FPGA在复杂控制系统中的应用,包括PWM控制、UART通信及多通道信号处理;③为研究人员提供一个可扩展的平台,用于测试和验证不同的电压源控制算法和策略。 阅读建议:由于涉及硬件和软件两方面的内容,建议读者先熟悉FPGA基础知识和Verilog语言,同时具备一定的Python编程经验。在阅读过程中,应结合硬件电路图和代码注释,逐步理解系统的各个组成部分及其相互关系。此外,实际动手搭建和调试该系统将有助于加深对整个设计的理解。
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值