EDA
文章平均质量分 55
有术无道
这个作者很懒,什么都没留下…
展开
专栏收录文章
- 默认排序
- 最新发布
- 最早发布
- 最多阅读
- 最少阅读
-
VHDL+LED控制器+50MHZ分频+例化
题目:设计一个LED控制器,能够控制LED以不同速度闪烁,具体要求如下:要求:用实验箱上1个拨码开关SW1做为多路输入端,当拨码开关为高电平‘1’时,LED以1秒间隔闪烁(亮0.5秒,灭0.5秒循环往复)。当拨码开关为低电平‘0’时,LED以10秒间隔闪烁(亮5秒,灭5秒循环往复)。步骤思路一、必要器件1.分频器2.计数器3.选择器二、元件例化设计顶层总结思路先分别写出分频器,计数器,选择器,然后例化3个器件提示:以下是本篇文章正文内容,下面案例可供参考一、必要器件1.分频器代码如下(原创 2021-06-05 10:45:27 · 5217 阅读 · 2 评论 -
Quartus II软件 基本使用(一)仿真一位全加器
提示:我也是一个学习者,错误,不当出请指正,咱们以一位全加器设计实验操作一下。文章目录一、实验目的二、实验要求三、主要仪器设备四、实验原理五、实验内容六、实验结果及分析总结一、实验目的1.掌握Quartus II原理图输入法的编辑、编译(综合)、仿真和编程下载的操作过程。2. 用原理图输入法设计全加器电路,并通过电路仿真和硬件验证,进一步了解全加器的功能。3. 3.熟悉EDA实验箱的使用方法。二、实验要求(1)设计完成1位全加器,列些真值表并手动绘制逻辑图。(2)利用图形输入法在 Qua原创 2021-05-16 17:01:17 · 8796 阅读 · 2 评论 -
VHDL D触发器 4位移位寄存器 例化+仿真(功能时序)
二、操作步骤1.设计一个D触发器library ieee;use ieee.std_logic_1164.all;entity dff1 is port( clk,d:in std_logic; q:out std_logic);end dff1;architecture abc of dff1 isbegin process(clk,d) begin if clk'event and clk='1' then q<=d; end if; ..原创 2021-05-10 19:37:22 · 8716 阅读 · 1 评论
分享