zcu102_5_AXI_BRAM实现PL与PS数据互联

本文介绍如何在Xilinx Zynq平台上使用AXI BRAM控制器与Block Memory Generator模块,实现PS与PL间的数据交互。通过Verilog模块与C代码,演示了PL的读写操作控制及PS的数据更新。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

2019年01月11日 15:09:23 bt_ 阅读数 676

版权声明:本文为博主原创,转载必须标明出处: https://blog.youkuaiyun.com/botao_li/article/details/86301995

本文配套原码工程已上传至https://download.youkuaiyun.com/download/botao_li/10910943

AXI BRAM Controller

PS模块通过axi_bram模块,可以使用AXI接口读写PL内的Block RAM,实现PS与PL之间的数据互联

axi_bram需要与Block Memory Generator模块共同使用,axi_bram将PS的AXI操作转化为bram的控制接口时序

Block Design

建立Vivado工程,并且添加Zynq模块,AXI BRAM Controller模块,Block Memory Generator模块,Utility Vector Logic模块和ILA模块

其中logic用于将低电平复位信号转为高电平接入bram,ila用于在PL中查看bram的接口操作

zynq模块在保持默认的情况下添加uart0,并且指定MIO 18 19,用于与PC串口连接
在这里插入图片描述

axi_bram的设置如下图所示
在这里插入图片描述

注意:Memory Depth不可设置,因为深度设置是完全由PS的地址分配决定的,默认显示为1024,在Address Editor中修改并且Generate Output Products才可以更新至axi_bram模块内的Memory Depth

经过修改的Address Editor为
在这里插入图片描述

32KB地址空间,由于数据总线为32bit即4B,于是axi_bram的深度为32*1024/4=8192

Block Memory Generator在使用BRAM Controller模式也是同样的方式决定深度

打开bram模块,并设置为双口控制,A口与axi_bram连接,B口与PL内的自定义测试模块连接

设置如下
在这里插入图片描述

在这里插入图片描述
在这里插入图片描述

在Sources窗口添加自定义的Verilog模块test,写入如下代码用于与PS配合测试

/*
PS通过0地址控制PL读写BRAM
PS要求PL写操作前将MAX_ADDR地址写为0,然后用MAX_ADDR地址值判断是否写结束
*/
module test(
    input clk,
    input rst,
    output we,
    output [31:0] addr,
    output [31:0] din,
    input [31:0] dout
    );
	
	parameter MAX_ADDR = 32'd32764;
	
	reg we = 1'b0;
	reg [31:0] addr = 32'd0;
	assign din = addr;//写数据值即为当前地址值
	
	localparam IDLE = 3'b001;
	localparam WR = 3'b010;
	localparam RD = 3'b100;
	
	reg [2:0] state = IDLE;
	
	reg [31:0] cnt = 32'd0;
	
	always @(posedge clk) begin
		if (rst == 1'b1) begin
			state = IDLE;
		end
		else begin
			case (state)
				IDLE: begin
					if (dout == 32'd1) begin//PS向0地址写入1值表示PL开始写操作
						state <= WR;
					end
					else if (dout == 32'd2) begin//PS向0地址写入2值表示PL开始读操作
						state <= RD;
					end
					else begin
						state <= state;
					end
				end
				
				WR: begin
					if (addr == MAX_ADDR) begin//状态转移
						state <= IDLE;
					end
					else begin
						state <= state;
					end
				end
				
				RD: begin
					if (addr == MAX_ADDR) begin//状态转移
						state <= IDLE;
					end
					else begin
						state <= state;
					end
				end
				
				default: begin
					state <= IDLE;
				end
			endcase
		end
	end
	
	//写使能控制,不写0地址
	always @(posedge clk) begin
		case (state)
			WR: begin//保持depth-1个时钟周期有效
				if (addr == MAX_ADDR) begin//状态转移
					we <= 1'b0;
				end
				else begin
					we <= 1'b1;
				end
			end
			
			default: begin
				we <= 1'b0;
			end
		endcase
	end
	
	//地址控制
	always @(posedge clk) begin
		case (state)
			IDLE: begin//一直读0地址
				addr <= 32'd0;
			end
			
			WR: begin
				if (addr == MAX_ADDR) begin//状态转移
					addr <= 32'd0;
				end
				else begin
					addr <= addr+32'd4;//地址递增4,首次we为1时,addr为4
				end
			end
			
			RD: begin
				if (addr == MAX_ADDR) begin//状态转移
					addr <= 32'd0;
				end
				else begin
					addr <= addr+32'd4;//地址递增4
				end
			end
			
			default: begin
				addr <= 32'd0;
			end
		endcase
	end
	
endmodule

注意与AXI BRAM Controller连接时,Block Memory Generator的地址总线addr指的是PS中内存偏移地址,在32位数据总线的情况下,addr有效值只有0,4,8,12等4字节的倍数,深度为8192时,最大的有效地址值为8191*4

如果Block Memory Generator是stand alone模式,则addr指的是RAM地址,即深度1024时,有效地址为0~1023

上述代码中地址递增值为4,不是1的原因就在于addr为PS内存偏移地址

完成Verilog模块编码后,将其从Sources窗口直接用鼠标拖入Block Design,自动生成模块

配合自动连接与手动连接,Block Design连接完成后如下:
在这里插入图片描述

生成Bitstream后,Export Hardware,并且打开SDK

SDK

建立helloworld模板程序,修改helloworld.c文件代码如下:

#include <stdio.h>
#include "platform.h"
#include "xil_printf.h"
#include "sleep.h"

int main()
{
    print("bram test\n\r");

    //AXI BRAM的操作即根据数据位宽进行地址操作
    sleep(1);

    u32 rd = 0;
    int i = 0;

    while (1)
    {
    	//0地址写1启动PL的写操作
    	Xil_Out32(XPAR_BRAM_0_BASEADDR+0, 0x1);

    	while (1)
    	{
    		//等待10ms
			usleep(10000);

			//查看最后1个数据地址的数值是否为8191*4,表示PL完成写操作
			rd = Xil_In32(XPAR_BRAM_0_BASEADDR+8191*4);

			if (rd == (8191*4))
			{
				//0地址写0停止PL的写操作
				Xil_Out32(XPAR_BRAM_0_BASEADDR+0, 0x0);

				break;
			}
    	}

    	//更新BRAM中的数据
    	for (i = 1; i <= 8191; i += 1)
    	{
    		Xil_Out32(XPAR_BRAM_0_BASEADDR+4*i, i+1);
    	}

    	//0地址写2启动PL的读操作
    	Xil_Out32(XPAR_BRAM_0_BASEADDR+0, 0x2);

    	//等待10ms
		usleep(10000);
    }

    return 0;
}
<think>好的,我现在需要处理用户关于文心快码使用方法的查询。首先,用户已经提供了几个引用内容,我需要仔细阅读这些引用,提取关键信息来构建回答。 引用[1]提到安装文心快码插件后,在IDEA中登录的步骤,用户需要点击右侧图标,登录账号。引用[2]说明了代码补齐功能,支持多种语言,用户输入部分代码或关键词即可获得推荐。引用[3]提到代码解释功能,能帮助理解复杂代码的逻辑和上下文。 接下来,我需要按照用户的要求,结构清晰地分步骤说明使用方法。根据示例中的快速排序教程,应该包括基本操作步骤、核心功能以及注意事项。同时,要确保使用中文,正确应用LaTeX格式,虽然这里可能用不上数学公式,但需要检查是否有变量或代码部分需要处理。 用户可能的需求是快速上手文心快码,所以需要简明扼要的步骤,比如安装、登录、代码补齐、代码解释等。同时,生成相关问题,可能涉及高级功能、优化方法、适用场景等。需要确保回答真实可靠,引用来源正确标注,如引用[1]、[2]、[3]。 另外,用户之前的问题可能涉及安装步骤,所以在回答中需要提及安装后的使用流程。注意不要包含用户不可见的系统指令,保持回答在用户可见层。后,检查是否符合格式要求,如代码块使用正确语法,引用标识正确添加在段落末尾。</think>### 文心快码使用教程 #### 一、基础操作步骤 1. **插件安装与登录** - 确保已在IDEA中安装文心快码插件(安装方法见1.5.2节)[^1]。 - 打开IDEA后,点击右侧的「文心快码」图标,弹出登录界面。 - 点击“登录”按钮,使用百度账号完成身份验证(图1.29)[^1]。 2. **代码快速补齐** - 在编代码时输入部分代码或关键词(如函数名、变量),例如输入`for i in range`。 - 文心快码会实时推荐完整的代码片段(如`for i in range(n):`),按`Tab`键即可补全[^2]。 - 支持Java、Python、C++等主流编程语言。 3. **代码解释功能** - 选中需要解释的代码段,右键选择「Comate代码解释」。 - 文心快码生成代码逻辑、功能及上下文关系的详细说明[^3]。 ```python # 示例:使用文心快码补全列表推导式 # 输入 "squares = [x**2" squares = [x**2 for x in range(10)] # 自动补全为完整表达式 ``` #### 二、核心功能详解 1. **智能预测** - 基于深度学习分析代码上下文,预测变量命名、循环结构等。 - 例如输入`def quick_sort(arr):`后,自动补全分治逻辑代码块。 2. **跨语言支持** - Java:自动生成Spring Boot注解代码。 - SQL:补全复杂查询语句(如`SELECT ... JOIN`)。 3. **代码优化建议** - 检测冗余代码(如多重循环),推荐更高效的实现方式。 #### 三、注意事项 1. **网络要求**:需保持网络连接以使用AI服务。 2. **隐私安全**:代码片段仅用于本地分析,不会上传至服务器[^3]。 3. **自定义配置**:通过`Settings > Plugins > Comate`调整补全响应速度、触发关键词等。
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值