oppo面试问题

FPGA依赖外部晶振提供时钟,通过PLL进行频率调整。在FIFO设计中,需关注读写时钟差异,确保跨时钟域数据传输的正确性。FPGA约束主要包括位置和时序约束,如建立保持时间、PLL相位约束和跨时钟域的CDC处理。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

  1. FPGA是怎么供时钟的,and why?
    FPGA内部没有时钟,需要外部晶振及相关辅助电路产生外部时钟信号,输入进FPGA之后再通过PLL等进行分频
    参考:【 FPGA 】时钟简介
  2. FIFO的设计,需要注意哪些问题?对读写时钟有没有要求,是否需要要求二者之间差距不能过大?
    异步FIFO用得更多,难点在空满标志的判断上,多用于跨时钟域数据传输(异步FIFO的跨时钟域问题也是一个难点)。
    参考:深入理解FIFO(包含有FIFO深度的解释)
  3. FPGA约束,涉及到哪些约束?
    位置约束和时序约束,后者是难点,会涉及到建立保持时间。参考中提到的PLL/MMCM相位的约束,跨时钟域(CDC:clock domain crossing)的约束等芯片内部的约束也需要进一步了解
    参考:请问fpga的约束有哪些呢?
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值